An Optimized method for the estimation of power dissipation in adders as cmos aritmetic building blocks
dc.contributor.advisor | Dündar, Günhan | |
dc.contributor.author | Dikel, Arsal | |
dc.date.accessioned | 2020-12-04T11:38:52Z | |
dc.date.available | 2020-12-04T11:38:52Z | |
dc.date.submitted | 1999 | |
dc.date.issued | 2018-08-06 | |
dc.identifier.uri | https://acikbilim.yok.gov.tr/handle/20.500.12812/80102 | |
dc.description.abstract | KISA ÖZET CMOS alt sistemlerinin bir parçası olan toplayıcılar VLSI uygulamalarındaki en kritik yapı bloklarından biri olarak göz önüne alınmaktadır. Tek basma kullanılabilmelerinin yanında toplayıcılar çarpıcılar, FIR filtreleri gibi verilen hiyerarşideki daha kompleks alt sistemlerin inşasında da kullanılırlar. Çoğu zaman sistem seviyesindeki güç performansının belkemiği bu yapı blokları tarafından belirlenir. Masraflı bir tasarım tekrarına maruz kalmadan, tasarım öncesinde güç özelliklerini görebilmek için doğru ve verimli güç tahminlerine gerek duyulmaktadır. Bu konudaki çalışmalar daha çok ya ampirik ya da simulasyon tabanlı olmuş veya hız için doğruluktan ödün verilmiş ya da doğruluğu sağlayabilmek için oldukça karmaşık formül ve metodlar kullanılmıştır. Bu simulasyon tabanlı teknikler daha çok giriş paternine bağlı olarak anlatılmıştır. Bu çalışmadaki yaklaşım ise zayıf patern-bağımlı olarak adlandırılır çünkü kullanıcıya giriş işaretlerinin olasılıklarını belirleme şansı verilmiştir. Bu çalışmada sunulan iş nisbeten basit denklemler ve ampirik modeller kullanılarak toplayıcılarda %10 civarında hatalı güç tahminlerinin elde edilmesidir. Sonuş olarak, beş değişik tipte toplayıcı ve bir çarpıcı incelenmiş ve bunların güç harcama tahminleri olasılık hesaplamaları kullanılarak yapılmıştır. Devrelerin güç harcamalarının simulasyonlarının gerçekleştirilmesinde H-Spice kullanılmıştır. Sonuçlar, tahmin hızı ve doğruluğu açısından tatmin edicidir. | |
dc.description.abstract | IV ABSTRACT As part of CMOS subsystems, adders are regarded as one of the most critical building blocks in VLSI applications. In addition to their standalone utilization, adders are also used to construct more complex subsystems in a given hierarchy such as multipliers, FIR filters, etc. Most of the time, the performance bottlenecks at the system level are caused by these building blocks in the form of power consumption. During the design phase, accurate and efficient power estimation is required in order to meet the power specification without a costly redesign process. The work on this concept has either been mostly empirical or simulation based or has sacrificed accuracy for speed or has used too complicated expressions or methodology to be feasible. Some simulators claim general purpose operation, thus losing some accuracy. These simulation-based techniques are described as being strongly pattern-dependent. The approach in this study is called weakly pattern-dependent, because the chance to provide the required input probabilities is given to the user. The work presented in this study relies on rather simple equations along with some empirical models to obtain estimations around 10% error for power in adders. As a result, five different types of adders and a multiplier are examined and their power dissipations are estimated by using probabilistic calculations. The simulations to get the power dissipation values of the circuit blocks are done using H-Spice. The results are satisfactory enough for the accuracy and speed of the estimation. | en_US |
dc.language | English | |
dc.language.iso | en | |
dc.rights | info:eu-repo/semantics/embargoedAccess | |
dc.rights | Attribution 4.0 United States | tr_TR |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.subject | Elektrik ve Elektronik Mühendisliği | tr_TR |
dc.subject | Electrical and Electronics Engineering | en_US |
dc.title | An Optimized method for the estimation of power dissipation in adders as cmos aritmetic building blocks | |
dc.title.alternative | Cmos matematiksel yapı blokları olarak toplayıcıların güç harcanımının tahmini için iyileştirilmiş bir yöntem | |
dc.type | masterThesis | |
dc.date.updated | 2018-08-06 | |
dc.contributor.department | Diğer | |
dc.subject.ytm | CMOS | |
dc.subject.ytm | Power loss | |
dc.subject.ytm | VLSI | |
dc.subject.ytm | Building blocks | |
dc.identifier.yokid | 82883 | |
dc.publisher.institute | Fen Bilimleri Enstitüsü | |
dc.publisher.university | BOĞAZİÇİ ÜNİVERSİTESİ | |
dc.identifier.thesisid | 82883 | |
dc.description.pages | 74 | |
dc.publisher.discipline | Diğer |