Mikroişlemci mimarilerinde Boolean cebri üzerine geliştirmeler ve karşılaştırma işlemleri
dc.contributor.advisor | Şaykol, Ediz | |
dc.contributor.author | Şakar, Abubekir | |
dc.date.accessioned | 2021-05-09T09:41:58Z | |
dc.date.available | 2021-05-09T09:41:58Z | |
dc.date.submitted | 2018 | |
dc.date.issued | 2018-08-06 | |
dc.identifier.uri | https://acikbilim.yok.gov.tr/handle/20.500.12812/709428 | |
dc.description.abstract | Mikroişlemci mimarileri 1960'lı yıllardan beri dünya genelinde gelişmektedir. Gelişim ilk yıllardan itibaren ivmelenerek devam etmiştir. Bu gelişimin fonksiyonel açıklaması Moore Yasası olarak izah edilmiş ve her 18 ayda mikroişlemcilerdeki bileşenlerin sayısının iki katına çıkacağı ve maliyetinin aynı kalacağı öngörülmüştür. Bu gelişim ilk yıllardan itibaren beklenenden fazla olmasına rağmen tek çekirdekli bir işlemciyi ele alındığında son on yılda işlemcilerdeki büyüme duraksamıştır. İşlemcilerde frekans artışı bu son dönemde 4Ghz bandı civarında kalıp, gelişmeler işlemcilerin çekirdek sayılarında ve mimari yapılarında olmuştur. Bu yazı kapsamında işlemci mimarilerinde, yüksek seviyeli yazılım dillerinin derleme sonucu performanslarında geliştirme ve eğitim açısından kod okunurluğunu artırmak amacıyla boolean cebrine ait işlemler, karşılaştırma ve dallanma işlemlerinde geliştirmeler planlanacak ve MIPS mimarisi üzerinde gelişimin nasıl olacağı anlatılacaktır. | |
dc.description.abstract | Microprocessor architects have been developing around the world since the 1960s. The development has continued since the first years by increasing the acceleration. The functional description of this development has been explained as Moore's Law and it is predicted that the cost will be the same as twice the number of components in microprocessors every 18 months. Although this development has been expected to be more than expected from the first years, the growth of the processors has stagnated in the last decade when a single-core processor is considered. The increase in frequency in the processors has been in the 4GHz band in the last period, and the core numbers and architectural structures of the improvement processors. In this paper, processor architects will be developing boolean algebraic operations comparsion and branching operations in order to boost the readability of the high level software languages compiling results in terms of development performance and training also it will be explained how to develop on MIPS architecture. | en_US |
dc.language | Turkish | |
dc.language.iso | tr | |
dc.rights | info:eu-repo/semantics/openAccess | |
dc.rights | Attribution 4.0 United States | tr_TR |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.subject | Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol | tr_TR |
dc.subject | Computer Engineering and Computer Science and Control | en_US |
dc.title | Mikroişlemci mimarilerinde Boolean cebri üzerine geliştirmeler ve karşılaştırma işlemleri | |
dc.title.alternative | Developments on Boolean algebra and comparsion operations in the microprocessor architectures | |
dc.type | masterThesis | |
dc.date.updated | 2018-08-06 | |
dc.contributor.department | Bilgisayar Mühendisliği Ana Bilim Dalı | |
dc.identifier.yokid | 10103785 | |
dc.publisher.institute | Fen Bilimleri Enstitüsü | |
dc.publisher.university | BEYKENT ÜNİVERSİTESİ | |
dc.identifier.thesisid | 488390 | |
dc.description.pages | 49 | |
dc.publisher.discipline | Bilgisayar Mühendisliği Bilim Dalı |