Açık kaynak SysML modelleme yazılımı
dc.contributor.advisor | Özkan, Kemal | |
dc.contributor.author | İyikalender, Selçuk | |
dc.date.accessioned | 2020-12-29T12:11:39Z | |
dc.date.available | 2020-12-29T12:11:39Z | |
dc.date.submitted | 2010 | |
dc.date.issued | 2018-08-06 | |
dc.identifier.uri | https://acikbilim.yok.gov.tr/handle/20.500.12812/409243 | |
dc.description.abstract | Bu tez çalışmasında, UML 2 temel alınarak sistem mühendisliği uygulamalarıiçin genişletilen bir diyagram dili olan SysML ile modellemenin yapılabileceği açıkkaynak kodlu yazılım geliştirilmiştir. Geliştirilen bu yazılım ile, özellikle sayısalelektronik sistemlerinin yapısal modelinin oluşturulması ve oluşturulan bu yapısalmodel üzerinden de VHDL tasarımının otomatik üretilmesi amaçlanmıştır. Örnekuygulamalar üzerinde yapılan çalışmalarda, yapısal modelden otomatik olarak VHDLtasarımı üretilebileceği görülmüştür. Bununla birlikte mevcut SysML modellemeyazılımları da bu tez çalışması kapsamında incelenmiştir. | |
dc.description.abstract | In this thesis, an open source software that allows modeling with SysML, adiagram language developed by extending UML-2 for systems engineering applications,is developed. This software specifically aims structural modeling of digital electronicsystems and automatic generation of VHDL designs over these models. Throughexperimental designs, VHDL designs are generated automatically from structuralmodels. Existing SysML modeling software are also comparatively examined. | en_US |
dc.language | Turkish | |
dc.language.iso | tr | |
dc.rights | info:eu-repo/semantics/openAccess | |
dc.rights | Attribution 4.0 United States | tr_TR |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.subject | Elektrik ve Elektronik Mühendisliği | tr_TR |
dc.subject | Electrical and Electronics Engineering | en_US |
dc.title | Açık kaynak SysML modelleme yazılımı | |
dc.title.alternative | An open source SysML modelling software | |
dc.type | masterThesis | |
dc.date.updated | 2018-08-06 | |
dc.contributor.department | Elektrik-Elektronik Mühendisliği Anabilim Dalı | |
dc.subject.ytm | VHDL | |
dc.subject.ytm | Design | |
dc.subject.ytm | Unified modelling language | |
dc.subject.ytm | System modelling | |
dc.identifier.yokid | 374622 | |
dc.publisher.institute | Fen Bilimleri Enstitüsü | |
dc.publisher.university | ESKİŞEHİR OSMANGAZİ ÜNİVERSİTESİ | |
dc.identifier.thesisid | 266407 | |
dc.description.pages | 54 | |
dc.publisher.discipline | Elektronik Mühendisliği Bilim Dalı |