Show simple item record

dc.contributor.advisorYenigün, Hüsnü
dc.contributor.authorDinçtürk, Mustafa Emre
dc.date.accessioned2020-12-10T07:36:59Z
dc.date.available2020-12-10T07:36:59Z
dc.date.submitted2009
dc.date.issued2018-08-06
dc.identifier.urihttps://acikbilim.yok.gov.tr/handle/20.500.12812/217396
dc.description.abstractBu çalışmada Sonlu Durum Makinaları (SDM) bazlı sınamada yeni bir kontrol dizisi üretim yöntemi verilmektedir.Bu yöntem, yakın geçmişte öne sürülen ve problemin yaklaşık yarım asır önce ortaya konuluşundan berikullanılan tüm yöntemlerden farklı bir yaklaşıma sahip yeni bir yöntemi temel almaktadır.Yenilik olarak, agresif bir şekilde durum belirleme dizileriyle durumların tanınması yerine,kontrol dizisine daha sonra yapılacak eklentilerin bu sorunu çözeceği öngörülmektedir. Ancak bu yöntemin kontrol dizisi üretememeihtimali bulunmaktadır. Bu nedenle yine bu çalışma içerisinde verilen bir dizinin kontrol dizisi olup olmadığını kontrol edenbir yöntem de geliştirilmiştir. Eğer üretilen dizinin bir kontrol dizisi olmadığı anlaşılırsa, dizi ikinci bir aşamada tekrar ele alınıp yapılan eklentilerle bir kontrol dizisı haline getirilmektedir. Bu çalışmada yeni yöntemin mevcut yöntemlere göre daha kısa kontrol dizileri ürettiğini gösteren deneysel çalışmalar da sunulmaktadır. Bu deneysel çalışmalarda kullanılan Sonlu Durum Makinaları yine bu çalışma süresinde gerçekleştirilmiş bir rastlantısal SDM üretme aracı kullanılarak üretilmiştir.
dc.description.abstractA new method for constructing a checking sequence for finitestate machine (FSM) based testing is introduced. It is basedon a recently suggested method which uses quite a differentapproach than almost all the methods developed since theintroduction of the checking sequence generation problem aroundhalf a century ago. Unlike its predecessor which aggressively triesto recognize the states by applying identification sequences,our approach relies on yet to be generated parts of the sequencefor this. The method may terminate without producing a checkingsequence. We also suggest a method to check if a sequence is achecking sequence for this purpose. If it turns out not be a checkinga sequence, a post processing phase extends the sequence further. Wepresent the results of an experimental study showing that our two phaseapproach produces shorter checking sequences than the previouslypublished methods. This experimental study is performed on FSMs thatare randomly generated by using a tool implemented within this work tosupport this and other FSM based testing studies.en_US
dc.languageEnglish
dc.language.isoen
dc.rightsinfo:eu-repo/semantics/embargoedAccess
dc.rightsAttribution 4.0 United Statestr_TR
dc.rights.urihttps://creativecommons.org/licenses/by/4.0/
dc.subjectBilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontroltr_TR
dc.subjectComputer Engineering and Computer Science and Controlen_US
dc.titleA two phase approach for checking sequence generation
dc.title.alternativeKontrol dizisi üretimi için iki aşamalı bir yaklaşım
dc.typemasterThesis
dc.date.updated2018-08-06
dc.contributor.departmentBilgisayar Bilimleri ve Mühendisliği Anabilim Dalı
dc.identifier.yokid348094
dc.publisher.instituteMühendislik ve Fen Bilimleri Enstitüsü
dc.publisher.universitySABANCI ÜNİVERSİTESİ
dc.identifier.thesisid259033
dc.description.pages80
dc.publisher.disciplineDiğer


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record

info:eu-repo/semantics/embargoedAccess
Except where otherwise noted, this item's license is described as info:eu-repo/semantics/embargoedAccess