Mikroişleyici tabanlı dizge tasarımını amaçlayan uzman dizge tasarım ve gerçekleştirimi
dc.contributor.advisor | Saatçi, Ali | |
dc.contributor.author | Girgin, Fulya | |
dc.date.accessioned | 2020-12-30T07:21:38Z | |
dc.date.available | 2020-12-30T07:21:38Z | |
dc.date.submitted | 1990 | |
dc.date.issued | 2018-08-06 | |
dc.identifier.uri | https://acikbilim.yok.gov.tr/handle/20.500.12812/486273 | |
dc.description.abstract | iix ÖZET Mikroişleyici Tabanlı Dizge Tasarımına ilişkin bir Uzman Dizge yazılımı tasarlanmış ve IBM PC kişisel bilgisayarı üzerinde Arity Prolog programlama dili kullanılarak gerçekleştirilmiştir. Arity Prolog programlama dilinde grafik alt yapısı bulunmadığı için yazılımda, C program lama dili ile gerçekleştirilen grafik işlevleri kullanılmıştır. Gerçekleştirilen uzman dizge hem bilgi tabanına (knowledge base) hem de kural tabanına (rule base) dayanmaktadır. Yazılım, genel olarak üç bölümden oluşmaktadır. Kullanıcının tasarlamak istediği mikroişleyici tabanlı dizgeye ilişkin bilgileri mikrobilgisayar dizgesine aktarması ilk bölümde, tasarlanan dizgenin ilke çiziminin ekranda görüntülenmesi ve çevrim bağlantılarının bir çıkış kütüğüne yazılması ikinci bölümde, bellek birimlerine ilişkin adres evren çizelgelerinin oluşturulması ve ek randa görüntülenmesi de üçüncü bölümde gerçekleştirilmiştir. Anahtar- sözcükler: Expert System, Microprocessor Based System. | |
dc.description.abstract | IV SUMMARY In the framework of this study A Microprocessor Based Sytem Design Education Expert System Software is designed and implemented for IBM PC personel computers with Arity Prolog programming Language. Since Arity Prolog lacks graphical support tools, C programming language is used for this purpose. The Expert System software consists of three sections : The the first section allows the user to enter the specifications of the microprocessor based system to be designed. The second section designs and shows the block schema of the system on the screen and writes the chip connections on an output file. Drawing the memory map of the memory units and showing them on the screen are done in the third section. | en_US |
dc.language | Turkish | |
dc.language.iso | tr | |
dc.rights | info:eu-repo/semantics/embargoedAccess | |
dc.rights | Attribution 4.0 United States | tr_TR |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.subject | Bilgisayar Mühendisliği Bilimleri-Bilgisayar ve Kontrol | tr_TR |
dc.subject | Computer Engineering and Computer Science and Control | en_US |
dc.title | Mikroişleyici tabanlı dizge tasarımını amaçlayan uzman dizge tasarım ve gerçekleştirimi | |
dc.type | masterThesis | |
dc.date.updated | 2018-08-06 | |
dc.contributor.department | Diğer | |
dc.identifier.yokid | 8596 | |
dc.publisher.institute | Fen Bilimleri Enstitüsü | |
dc.publisher.university | HACETTEPE ÜNİVERSİTESİ | |
dc.identifier.thesisid | 8596 | |
dc.description.pages | 117 | |
dc.publisher.discipline | Diğer |