Show simple item record

dc.contributor.advisorTütüncüoğlu, Ergür
dc.contributor.authorÜnlü, Nafiz
dc.date.accessioned2020-12-07T16:07:09Z
dc.date.available2020-12-07T16:07:09Z
dc.date.submitted1995
dc.date.issued2018-08-06
dc.identifier.urihttps://acikbilim.yok.gov.tr/handle/20.500.12812/160748
dc.description.abstractIX- ÖZET Bu çalışmada CMOS RS `Flip-Flop` larda osilasyonlu ve osilasyonsuz ara- kararlılık analizi yapılmış, osilasyon koşulu analitik olarak elde edilmiş ve bu koşul kurulan bir ölçme, test devresiyle doğrulanmıştır. Bu sonuçlardan hareket edilerek optimum CMOS üretim parametreleri ve tasarım yöntemleri önerilmiştir. PSPICE simülasyonu ile de bu sonuçlar gözlenmiş ilgili dalga şekilleri çıkarılmış ve bütün sonuçların doğru olduğu gösterilmiştir. SUMMARY: In this work the oscillatory metastable and non-oscillatory metastable operation of CMOS RS Flip-Flops have been analyzed, the condition for oscillation has been derived analytically. This condition has been verified experimentally by measurements on the test circuits. Optimum CMOS RS Flip-Flop fabrication parameters have been obtained and a design method has been proposed. The analytical results have also been verified by using PSPICE simulations. It has been shown that the experimental observations and PSPICE simulation results do agree with the analytical results. 36
dc.description.abstractIX- ÖZET Bu çalışmada CMOS RS `Flip-Flop` larda osilasyonlu ve osilasyonsuz ara- kararlılık analizi yapılmış, osilasyon koşulu analitik olarak elde edilmiş ve bu koşul kurulan bir ölçme, test devresiyle doğrulanmıştır. Bu sonuçlardan hareket edilerek optimum CMOS üretim parametreleri ve tasarım yöntemleri önerilmiştir. PSPICE simülasyonu ile de bu sonuçlar gözlenmiş ilgili dalga şekilleri çıkarılmış ve bütün sonuçların doğru olduğu gösterilmiştir. SUMMARY: In this work the oscillatory metastable and non-oscillatory metastable operation of CMOS RS Flip-Flops have been analyzed, the condition for oscillation has been derived analytically. This condition has been verified experimentally by measurements on the test circuits. Optimum CMOS RS Flip-Flop fabrication parameters have been obtained and a design method has been proposed. The analytical results have also been verified by using PSPICE simulations. It has been shown that the experimental observations and PSPICE simulation results do agree with the analytical results. 36en_US
dc.languageTurkish
dc.language.isotr
dc.rightsinfo:eu-repo/semantics/embargoedAccess
dc.rightsAttribution 4.0 United Statestr_TR
dc.rights.urihttps://creativecommons.org/licenses/by/4.0/
dc.subjectElektrik ve Elektronik Mühendisliğitr_TR
dc.subjectElectrical and Electronics Engineeringen_US
dc.titleCmos R-S flip-flop larda ara-kararlılık durum analizi
dc.typedoctoralThesis
dc.date.updated2018-08-06
dc.contributor.departmentDiğer
dc.subject.ytmFlip-flop
dc.subject.ytmStability analysis
dc.identifier.yokid38304
dc.publisher.instituteFen Bilimleri Enstitüsü
dc.publisher.universityİSTANBUL ÜNİVERSİTESİ
dc.identifier.thesisid38304
dc.description.pages44
dc.publisher.disciplineDiğer


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record

info:eu-repo/semantics/embargoedAccess
Except where otherwise noted, this item's license is described as info:eu-repo/semantics/embargoedAccess