Cmos R-S flip-flop larda ara-kararlılık durum analizi
dc.contributor.advisor | Tütüncüoğlu, Ergür | |
dc.contributor.author | Ünlü, Nafiz | |
dc.date.accessioned | 2020-12-07T16:07:09Z | |
dc.date.available | 2020-12-07T16:07:09Z | |
dc.date.submitted | 1995 | |
dc.date.issued | 2018-08-06 | |
dc.identifier.uri | https://acikbilim.yok.gov.tr/handle/20.500.12812/160748 | |
dc.description.abstract | IX- ÖZET Bu çalışmada CMOS RS `Flip-Flop` larda osilasyonlu ve osilasyonsuz ara- kararlılık analizi yapılmış, osilasyon koşulu analitik olarak elde edilmiş ve bu koşul kurulan bir ölçme, test devresiyle doğrulanmıştır. Bu sonuçlardan hareket edilerek optimum CMOS üretim parametreleri ve tasarım yöntemleri önerilmiştir. PSPICE simülasyonu ile de bu sonuçlar gözlenmiş ilgili dalga şekilleri çıkarılmış ve bütün sonuçların doğru olduğu gösterilmiştir. SUMMARY: In this work the oscillatory metastable and non-oscillatory metastable operation of CMOS RS Flip-Flops have been analyzed, the condition for oscillation has been derived analytically. This condition has been verified experimentally by measurements on the test circuits. Optimum CMOS RS Flip-Flop fabrication parameters have been obtained and a design method has been proposed. The analytical results have also been verified by using PSPICE simulations. It has been shown that the experimental observations and PSPICE simulation results do agree with the analytical results. 36 | |
dc.description.abstract | IX- ÖZET Bu çalışmada CMOS RS `Flip-Flop` larda osilasyonlu ve osilasyonsuz ara- kararlılık analizi yapılmış, osilasyon koşulu analitik olarak elde edilmiş ve bu koşul kurulan bir ölçme, test devresiyle doğrulanmıştır. Bu sonuçlardan hareket edilerek optimum CMOS üretim parametreleri ve tasarım yöntemleri önerilmiştir. PSPICE simülasyonu ile de bu sonuçlar gözlenmiş ilgili dalga şekilleri çıkarılmış ve bütün sonuçların doğru olduğu gösterilmiştir. SUMMARY: In this work the oscillatory metastable and non-oscillatory metastable operation of CMOS RS Flip-Flops have been analyzed, the condition for oscillation has been derived analytically. This condition has been verified experimentally by measurements on the test circuits. Optimum CMOS RS Flip-Flop fabrication parameters have been obtained and a design method has been proposed. The analytical results have also been verified by using PSPICE simulations. It has been shown that the experimental observations and PSPICE simulation results do agree with the analytical results. 36 | en_US |
dc.language | Turkish | |
dc.language.iso | tr | |
dc.rights | info:eu-repo/semantics/embargoedAccess | |
dc.rights | Attribution 4.0 United States | tr_TR |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.subject | Elektrik ve Elektronik Mühendisliği | tr_TR |
dc.subject | Electrical and Electronics Engineering | en_US |
dc.title | Cmos R-S flip-flop larda ara-kararlılık durum analizi | |
dc.type | doctoralThesis | |
dc.date.updated | 2018-08-06 | |
dc.contributor.department | Diğer | |
dc.subject.ytm | Flip-flop | |
dc.subject.ytm | Stability analysis | |
dc.identifier.yokid | 38304 | |
dc.publisher.institute | Fen Bilimleri Enstitüsü | |
dc.publisher.university | İSTANBUL ÜNİVERSİTESİ | |
dc.identifier.thesisid | 38304 | |
dc.description.pages | 44 | |
dc.publisher.discipline | Diğer |