

T.C. İSTANBUL ÜNİVERSİTESİ-CERRAHPAŞA LİSANSÜSTÜ EĞİTİM ENSTİTÜSÜ



# YÜKSEK LİSANS TEZİ

# ALANDA PROGRAMLANABİLİR ANALOG DİZİLER İLE ANALOG DEVRE YAPILARININ GERÇEKLEŞTİRİLMESİ

Umut Cem ORUÇOĞLU

DANIŞMAN Prof. Dr. Fırat KAÇAR

Elektrik-Elektronik Mühendisliği Anabilim Dalı

Elektrik-Elektronik Mühendisliği Programı

İSTANBUL-2019

Bu çalışma, 15.05.2019 tarihinde aşağıdaki jüri tarafından Elektrik-Elektronik Mühendisliği Anabilim Dalı, Elektrik-Elektronik Mühendisliği Programında Yüksek Lisans tezi olarak kabul edilmiştir.

#### Tez Jürisi

Prof. Dr. Fırat KAÇAR(Danışman) İstanbul Üniversitesi-Cerrahpaşa Mühendislik Fakültesi

Prof. Dr. Mehmet Oruç BİLGİÇ İstanbul Kültür Üniversitesi Mühendislik Fakültesi

Doç. Dr. Yasın ÖZÇELEP İstanbul Üniversitesi-Cerrahpaşa Mühendislik Fakültesi



20.04.2016 tarihli Resmi Gazete'de yayımlanan Lisansüstü Eğitim ve Öğretim Yönetmeliğinin 9/2 ve 22/2 maddeleri gereğince; Bu Lisansüstü teze, İstanbul Üniversitesi-Cerrahpaşa'nın abonesi olduğu intihal yazılım programı kullanılarak Lisansüstü Eğitim Enstitüsü'nün belirlemiş olduğu ölçütlere uygun rapor alınmıştır.

# ÖNSÖZ

Günümüzde haberleşme ve biyomedikal sistemlerin tasarımında analog yapılar önemli bir yer işgal etmektedir. Bu sistem içinde yer alan kuvvetlendiriciler, filtreler, çarpma, toplama devrelerinin tasarımında simülasyon, oldukça önemlidir. Ancak son zamanlarda simülasyonlar tek başlarına eksik kalmaktadır. Bu sistemlerin tasarımında deneysel sonuçlarında olması gerektiği kaçınılmaz bir hal almıştır.

Elektronik tümdevrelerin üretilmesi teknolojik olarak zor ve maliyet gerektirir. Son zamanlarda geliştirilen FPAA ile esnek tasarıma uygun bloklar üretilmiştir. Bu tez kapsamında tasarlanacak analog blokların FPAA ile gerçekleştirilmesi hedeflenmektedir.

Çalışma içerisinde filtre yapıları (kaskat bağlı ve n. dereceden filtreler), filtre yaklaşım metodları ve çeşitli analog devre yapıları (karşılaştırma, çarpma, bölme, toplama, türev, integral devreleri gibi) incelenip devre üzerinde uygulamaları yapılacaktır. Analog tümdevrelerin, AnadigmDesigner2 benzetim programı üzerinden sonuçları incelenecktir.

Yapılan çalışmanın hayata geçirilmesi ve Yüksek Lisans eğitimim süresince gösterdiği her türlü destek ve yardımlarından dolayı çok değerli hocam ve danışmanım Prof. Dr. Fırat Kaçar'a teşekkürü bir borç bilirim.

Son olarak, hayatımın her anında olduğu gibi Yüksek Lisans eğitimim süresince de desteğini bir an olsun eksik etmeyen ve her daim yanımda duran sevgili aileme çok teşekkür ederim.

Nisan 2019

Umut Cem ORUÇOĞLU

# İÇİNDEKİLER

| ÖNSÖZ        | iv                                          |
|--------------|---------------------------------------------|
| İÇİNDEKİLEF  | Rv                                          |
| ŞEKİL LİSTES | sivii                                       |
| TABLO LÍSTE  | zsix                                        |
| SİMGE VE KI  | SALTMA LİSTESİxi                            |
| ÖZET         | xiii                                        |
| SUMMARY      |                                             |
| 1. GİRİŞ     |                                             |
| 2. GENEL KIS | IMLAR                                       |
| 2.1. FPAA    | KISA TARİHÇE2                               |
| 2.2. PROG    | RAMLANABİLİR ANALOG DEVRELER2               |
| 2.3. PROG    | RAMLANABİLİR ANALOG DİZİLER3                |
| 2.4. FPAA    | YAPISI VE ÇALIŞMA ŞEKLİ5                    |
| 2.4.1. Ya    | pılandırılabilir Analog Modüller (CAMs)7    |
| 2.4.2. Ya    | pılandırılabilir Analog Blok (CAB)11        |
| 2.4.3. I/    | O Analog Arayüz Yöntemleri                  |
| 2.4.3.1.     | OPAMP Devreleri12                           |
| 2.4.3.2.     | Fark Yükselticiler (Diferansiyel Yükselteç) |
| 2.4.3.3.     | Kıyıcı Devresi                              |
| 2.4.3.4.     | Rauch Filtre Kullanılarak Sinyal Girişi14   |
| 2.5. ANAD    | IGMAPEX15                                   |
| 2.5.1. Gi    | riş/Çıkış Modu (I/O)15                      |
| 2.5.1.1.     | Giriş Modu (İnput Mode)15                   |
| 2.5.1.2.     | Çıkış Modu (Output Mode)16                  |
| 2.5.2. Ar    | nadigmApex – Look-Up Table (LUT)17          |
| 2.5.3. Ar    | nadigmApex Geliştirme Donanımı              |
| 2.5.3.1.     | AN231K04-DVLP3 Devre Kartı Ana Özellikleri  |
| 2.5.3.2.     | AN231K04-DVLP3 Yerleşim Planı 19            |
| 2.5.3.3.     | Çoklu Çip Tasarımları - Papatya Zinciri19   |

| 2.6.          | ANADIGM DESIGNER®2 GELİŞTİRME YAZILIMI                           |      |
|---------------|------------------------------------------------------------------|------|
| 2.6.1         | 1. AnadigmDesigner2 Kullanıcı Arayüzü                            | 21   |
| 2.6.2         | 2. Saat Frekansı Ayarı                                           | 22   |
| 2.6.3         | 3. Fonksiyonel Simülatör                                         | 22   |
| 3. FPAA       | A DEVRE UYGULAMALARI                                             | 24   |
| 3.1.          | TRANSFER FONKSİYONU UYGULAMA ÖRNEKLERİ                           | 24   |
| 3.1.1         | 1. Opamp Karşılaştırıcı Devresi                                  |      |
| 3.1.2         | 2. Türev Alcı Opamp Devresi                                      |      |
| 3.2.          | FPAA FİLTRE UYGULAMALARI                                         |      |
| 3.2.1         | 1. Birinci Dereceden (Bilineer) Filtre Tasarımları               |      |
| 3             | 2.1.1. Alçak Geçiren Bilineer Filtre                             |      |
| 3             | 2.1.2. Yüksek Geçiren Bilineer Filtre                            |      |
| 3.2.2         | 2. İkinci Dereceden (Biquadratic) Alçak Geçiren Filtre           |      |
| 4. ANA        | DIGM ARAÇLARI (ANADIGMFILTER VE ANADIGMPIE                       | )33  |
| 4.1.          | ANADIGMFILTER                                                    |      |
| 4.1.1         | 1. N'inci Derceden Transfer Fonksiyonu                           |      |
| 4.2.          | AKTİF FİLTRE ÇEŞİTLERİ                                           | 35   |
| 4.2.1         | 1. Dördüncü Dereceden Alçak Geçiren Filtre Karşılaştırmaları     |      |
| 4.            | 2.1.1. Dördüncü Dereceden Bessel Alçak Geçiren Filtre            |      |
| 4.            | 2.1.2. Dördüncü Dereceden Butterworth Alçak Geçiren Filtre       |      |
| 4.            | 2.1.3. Dördüncü Dereceden Chbyshev Alçak Geçiren Filtre          |      |
| 4.            | 2.1.4. Dördüncü Dereceden Elliptic Alçak Geçiren Filtre          |      |
| 4.3.          | SÜPERHETERODİN ALICI DEVRESİ                                     |      |
| 4.3.1         | 1. I. Kısım Devre Yapısı                                         |      |
| 4.3.2         | 2. II. Kısım Devre Yapısı                                        |      |
| 4             | .3.2.1. II. Kısım Devre – Alçak Geçiren Filtre Yapısı İle        |      |
| 4             | .3.2.2. II. Kısım Devre Yapısı - Bant Geçiren Filtre Yapısı İle. |      |
| 4             | .3.2.3. II. Kısım Devre Yapısı – Yüksek Geçiren Filtre Yapısı İ  | le48 |
| 4.4.          | EKG SİNYALLERİNDE GÜRÜLTÜ GİDERME                                | 49   |
| 4.4.1         | 1. BIOPAC MP35                                                   | 49   |
| 4.4.2         | 2. Biopac BSL & AnadigmDesigner2 Karşılaştırması                 | 51   |
| <b>5. TAR</b> | TIŞMA VE SONUÇ                                                   |      |
| 6. KAY        | NAKLAR                                                           |      |
| 7. ÖZG        | EÇMİŞ                                                            |      |

# ŞEKİL LİSTESİ

# Sayfa No

| Şekil 2.1 Dijital olarak programlanabilir enstrümantasyon kuvvetlendirici    | 3  |
|------------------------------------------------------------------------------|----|
| Şekil 2.2 Pin-programlanabilir aktif filtre ve bant geçiren filtreler        | 3  |
| Şekil 2.3 OTA tabanlı FPAA devre şeması [2]                                  | 4  |
| Şekil 2.4 Op-Amp tabanlı FPAA devre şeması                                   | 4  |
| Şekil 2.5 Anadigm parça numaraları.                                          | 6  |
| Şekil 2.6 Anahtarlı kapasitör devresi.                                       | 7  |
| Şekil 2.7 Op-amp integratör.                                                 | 7  |
| Şekil 2.8 CAM tarayıcı seçimi.                                               | 8  |
| Şekil 2.9 CAM'lerle devre tasarımı örneği                                    | 8  |
| Şekil 2.10 Çarpma devresi blok diyagramı.                                    | 9  |
| Şekil 2.11 CAM iletişim kutusu penceresi                                     | 9  |
| Şekil 2.12 Dört CAB'li FPAA blok diyagramı.                                  | 11 |
| Şekil 2.13 CAB iç yapısı.                                                    |    |
| Şekil 2.14 Girişte seviye kayması.                                           |    |
| Şekil 2.15 Seviye kayması ve girişin çıkışta tek uçlu sinyale dönüştürülmesi | 13 |
| Şekil 2.16 Tek uçtan diferansiyel dönüşümü.                                  | 13 |
| Şekil 2.17 Kıyıcı devresi.                                                   | 14 |
| Şekil 2.18 Rauch giriş filtresi.                                             | 14 |
| Şekil 2.19 AnadigmApex - giriş/çıkış (I/O) pini                              | 15 |
| Şekil 2.20 Giriş modu (input mode) arayüzü.                                  | 15 |
| Şekil 2.21 Giriş modu (input mode) yapısı.                                   | 16 |
| Şekil 2.22 Çıkış modu (output mode) arayüzü                                  | 16 |
| Şekil 2.23 Çıkış modu (output mode) yapısı.                                  | 16 |
| Şekil 2.24 AnadigmApex – LUT.                                                | 17 |
| Şekil 2.25 Sinüs transfer fonksiyonu etkisi.                                 | 17 |
| Şekil 2.26 Transfer fonksiyonu blok diyagramı                                | 17 |
| Şekil 2.27 FPAA devre tahtası panel yerleşimi                                | 19 |
| Şekil 2.28 İki geliştirme karti ile papatya zinciri yapılandırması           |    |

| Şekil 2.29 AnadigmDesigner2 arayüzü.                                            | 21 |
|---------------------------------------------------------------------------------|----|
| Şekil 2.30 Kısayol tuşları ve simgeleri                                         | 21 |
| Şekil 2.31 Saat frekansı ayarları                                               | 22 |
| Şekil 2.32 Simülatör kurulum penceresi.                                         | 23 |
| Şekil 2.33 Bir simülasyon örneğini gösteren osiloskop ekranı.                   | 23 |
| Şekil 3.1 Op-Amp karşılaştırıcı devresi.                                        | 25 |
| Şekil 3.2 Devre tasarımı ve yapılandırması.                                     | 25 |
| Şekil 3.3 Karşılaştırıcı zaman alanı cevabı.                                    | 25 |
| Şekil 3.4 Karşılaştırıcı osiloskop görüntüsü                                    | 25 |
| Şekil 3.5 Türev alıcı devre.                                                    | 26 |
| Şekil 3.6 Devre tasarımı ve yapılandırması.                                     | 26 |
| Şekil 3.7 Türev alıcı zaman alanı cevabı                                        | 26 |
| Şekil 3.8 Türev alıcı osiloskop görüntüsü                                       | 26 |
| Şekil 3.9 dpASP'de uygulanan bilineer LPF donanım devresi                       |    |
| Şekil 3.10 Bilineer LPF devre tasarımı ve yapılandırması                        |    |
| Şekil 3.11 Bilineer LPF filtre zaman alanı cevabı                               | 29 |
| Şekil 3.12 Bilineer LPF filtre zaman alanı cevabı osiloskop görüntüsü           | 29 |
| Şekil 3.13 dpASP'de uygulanan bilineer HPF donanım devresi                      |    |
| Şekil 3.14 Bilineer HPF devre tasarımı ve yapılandırması.                       |    |
| Şekil 3.15 Bilineer HPF filtre zaman alanı cevabı.                              |    |
| Şekil 3.16 Bilineer HPF filtre osiloskop görüntüsü.                             | 31 |
| Şekil 3.17 Biquadratic filtre tasarımı ve konfigürasyon ayarları                | 31 |
| Şekil 3.18 dpASP'de uygulanan biquadratic donanım devresi                       | 32 |
| Şekil 3.19 Biquadratic filtre zaman alanı sistem yanıtı                         | 32 |
| Şekil 3.20 Biquadratic filtre sistem yanıtı osiloskop görüntüsü                 | 32 |
| Şekil 4.1 AnadigmFilter tasarım penceresi.                                      | 34 |
| Şekil 4.2 Beşinci dereceden filtre tasarımı                                     | 34 |
| Şekil 4.3 Beşinci dereceden filtre simülatör adım cevabı.                       | 35 |
| Şekil 4.4 Beşinci dereceden filtre sistem yanıtı osiloskop görüntüsü            | 35 |
| Şekil 4.5 Bessel iv. dereceden filtre devre tasarımı ve yapılandırması          |    |
| Şekil 4.6 Bessel filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı |    |
| Şekil 4.7 Bessel filtre devre tasarımı ve yapılandırması.                       | 37 |
| Şekil 4.8 Bessel filtre zaman alanı cevabı osiloskop görüntüsü                  | 37 |
| Şekil 4.9 Butterworth iv. dereceden filtre devre tasarımı ve yapılandırması     |    |

| Şekil | 4.10 | Butterworth filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı  | .38 |
|-------|------|-----------------------------------------------------------------------------|-----|
| Şekil | 4.11 | Butterworth filtre devre tasarımı ve yapılandırması                         | .39 |
| Şekil | 4.12 | Butterworth filtre zaman alanı cevabı osiloskop görüntüsü                   | .39 |
| Şekil | 4.13 | Chbyshev iv. dereceden filtre devre tasarımı ve yapılandırması              | .40 |
| Şekil | 4.14 | Chbyshev filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı     | .40 |
| Şekil | 4.15 | Chbyshev filtre devre tasarımı ve yapılandırması                            | .41 |
| Şekil | 4.16 | Chbyshev filtre zaman alanı cevabı osiloskop görüntüsü                      | .41 |
| Şekil | 4.17 | Elliptic iv. dereceden filtre devre tasarımı ve yapılandırması              | .42 |
| Şekil | 4.18 | Elliptic filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı     | .42 |
| Şekil | 4.19 | Elliptic filtre devre tasarımı ve yapılandırması                            | .43 |
| Şekil | 4.20 | Elliptic filtre zaman alanı cevabı osiloskop görüntüsü.                     | .43 |
| Şekil | 4.21 | Süperheterodin alıcı blok şeması.                                           | .44 |
| Şekil | 4.22 | Süperheterodin I. kısım devre yapısı                                        | .45 |
| Şekil | 4.23 | Süperheterodin II. kısım devre yapısı – LPF ile.                            | .46 |
| Şekil | 4.24 | II. kısım devre zaman alanı cevabı – LPF ile                                | .46 |
| Şekil | 4.25 | Süperheterodin II. kısım devre yapısı – BPF ile.                            | .47 |
| Şekil | 4.26 | II. kısım devre zaman alanı cevabı – BPF ile.                               | .47 |
| Şekil | 4.27 | Süperheterodin II. kısım devre yapısı – IV. dereceden BPF ile               | .48 |
| Şekil | 4.28 | Süperheterodin II. kısım devre yapısı – IV. dereceden HPF ile               | .48 |
| Şekil | 4.29 | EKG sinyali örneği                                                          | .49 |
| Şekil | 4.30 | BSL MP 35 bipolar leads kullanarak EKG kaydetme.                            | .50 |
| Şekil | 4.31 | Biopac BSL tarafından ölçülen ham ekg sinyali görüntüsü                     | .50 |
| Şekil | 4.32 | AnadigmDesigner kullanarak filtre ve amplifikasyon bloklarının tasarlanması | .51 |
| Şekil | 4.33 | BIOPAC tarafından gürültüden arındırılan EKG sinyali                        | .51 |
| Şekil | 4.34 | EKG sinyali zaman alanı cevabı.                                             | .52 |

# TABLO LÍSTESI

| C   | -C-  | NT- |
|-----|------|-----|
| Sav | via. | INO |

5

10

**Tablo 2.1** Üretilen FPAA çeşitleri.**Tablo 2.2** CAM devre kütüphanesi.



# SİMGE VE KISALTMA LİSTESİ

| Kısaltmalar | Açıklama                                              |
|-------------|-------------------------------------------------------|
| μm          | : Mikrosaniye                                         |
| AC          | : Alternating Current                                 |
| ADC         | : Analog to Digital Converter                         |
| CAB         | : Configurable Analog Block                           |
| CAM         | : Configurable Analog Module                          |
| CMOS        | : Complementary Metal Oxide Semiconductor             |
| DC          | : Direct Current                                      |
| dpASP       | : Dynamically Programmed Analog Signal Processors     |
| EDA         | : Electronic Design Automation                        |
| EEPROM      | : Electrically Erasable Programmable Read Only Memory |
| FPAA        | : Field Programmable Analog Array                     |
| FPGA        | : Field Programmable Gate Array                       |
| GHz         | : Gigahertz                                           |
| HPF         | : High Pass Filter                                    |
| I/O         | : Input/Output                                        |
| LPF         | : Low Pass Filter                                     |
| LUT         | : Look-Up Table                                       |

| MHz    | : Megahertz                                         |
|--------|-----------------------------------------------------|
| MOSFET | : Metal Oxide Semiconductor Field Effect Transistor |
| ns     | : Nanosaniye                                        |
| OP-AMP | : Operational Amplifier                             |
| OTA    | : Operational Transconductance Amplifier            |
| RF     | : Radio Frequency                                   |
| SAR    | : Successive Approximation Register                 |
| SC     | : Switch Capacitor                                  |
| SNR    | : Signal-to-Noise Ratio                             |
| SPI    | : Serial Peripheral Interface                       |
| SPI    | : Serial Peripheral Interface                       |
| SRAM   | : Static Random Access Memory                       |

## ÖZET

## ALANDA PROGRAMLANABİLİR ANALOG DİZİLER İLE ANALOG DEVRE YAPILARININ GERÇEKLEŞTİRİLMESİ

YÜKSEK LİSANS TEZİ

Umut Cem ORUÇOĞLU

İstanbul Üniversitesi-Cerrahpaşa

Lisansüstü Eğitim Enstitüsü

Elektrik-Elektronik Mühendisliği Anabilim Dalı

#### Danışman : Prof. Dr. Prof. Dr. Fırat KAÇAR II. Danışman : Unvan Ad SOYAD

FPAA (Field Programmable Analog Array-Alanda Programlanabilir Analog Diziler) tabanlı sistemler esnek tasarımlı oluşu, dışarıdan herhangi bir bağlantıya ihtiyaç duyulmayarak devre karmaşasını ortadan kaldırmaları, mikrokontrolör ile çalışmaya elverişli olmaları, birçok transfer fonksiyonunu gerçekleştirebilmeleri ve en önemlisi yeniden programlanabilir olmaları gibi özelliklerinden dolayı, analog devre tasarımlarının gerçekleştirilmesi için uygun yapılardır.

Bu çalışmanın ilk bölümünde FPAA'lere kısa bir giriş yapılmış olup bu teknolojiye neden ihtiyaç duyulduğu anlatılmıştır.

İkinci bölümde, FPAA genel mimarisinden, tarihsel gelişiminden bahsedilmiştir. Tez çalışmasında kullanılan Anadigm <sup>™</sup> tarafından üretilen AnadigmApex AN231E04 entegre devre kartı ve FPAA ile yapılan uygulamalar hakkında detaylı bilgi verilmiştir.

Filtre yapıları (kaskat bağlı ve n. dereceden filtreler), filtre yaklaşım metodları, transfer fonksiyonu tanımlama ve çeşitli analog devre yapıları (karşılaştırma, çarpma, bölme, toplama, türev, integral devreleri gibi) incelenip devre üzerinde uygulamaları yapılmıştır. Analog tümdevrelerin AnadigmDesigner2 benzetim programı ve osiloskop görüntüleri üzerinden sonuçları karşılaştırılmıştır.

Son bölümde, tez çalışması kapsamında tasarımı yapılan FPAA tabanlı analog devrelerin donanımsal olarak incelemesi yapılmış olup. elde edilen sonuçlar tartışılmış ve değerlendirilmiştir.

Nisan 2019, 73 sayfa.

Anahtar kelimeler: FPPA, AN231E04, AnadigmDesigner2, BIOPAC, EKG

## SUMMARY

# REALIZATION OF ANALOG CIRCUIT CONSTRUCTIONS WITH FIELD PROGRAMMABLE ANALOG ARRAY

#### Ph.D. THESIS

Umut Cem ORUÇOĞLU Istanbul University-Cerrahpasa Institute of Graduate Studies Department of Electrical and Electronic Engineering

## Supervisor : Prof. Dr. Fırat KAÇAR Co-Supervisor : Academic Title Name SURNAME

FPAA (Field Programmable Analog Array) based systems are designed to be flexible design, eliminating circuit complexity without any external connection, being able to work with microcontroller, performing many transfer functions and most importantly, reprogrammability of the board are suitable for the design of analog circuit designs.

In the first part of this study, a brief introduction was made to FPAAs and it was explained why this technology was needed.

In the second chapter, the historical development of FPAA general architecture was mentioned. Detailed information about AnadigmApex AN231E04 integrated circuit board, which is produced by Anadigm <sup>TM</sup> and also applications made with FPAA was given.

Filter structures (cascaded and n<sup>th</sup> order filters), filter approach methods, transfer function characterization and various analog circuit structures (comparator, multiplier, divider, adder, differentiator, integrator circuits etc.) were examined and applications were made on the circuit.

Analog ICs outputs are observed with AnadigmDesigner2 simulation program and the results of these circuits were compared over oscilloscope images.

In the last chapter, a hardware analysis of FPAA based analog circuits has been made. The results were discussed and evaluated.

April 2019, 73 pages.

Keywords: FPPA, AN231E04, AnadigmDesigner2, BIOPAC, ECG

## 1. GİRİŞ

Yeniden yapılandırılabilir donanımlar uzun bir süredir devre tasarımcılarının ve mühendislerin ilgi alanı olmuştur. FPAA' lerin (Field Programmable Analog Array-Alanda Programlanabilir Analog Diziler) ortaya çıkması 1980' lerin sonlarını bulmuştur ve FPAA' ler 1996 yılına kadar ticari ürün haline gelememiştir.

Tasarım süreçleri uzun olan analog devrelerin tasarımını hızlandırmak için bilgisayar destekli yöntemler ve tekrar yapılandırılabilen yüksek performanslı devreler gerekmektedir. FPAA üzerine yapılan çalışmalarda tasarım sürecinin kısaltılması hedeflenenmekle birlikte, analog ve hibrid (analog-dijital) devreler için doğruluk, düşük fiyat, hızlı bir şekilde devre modelleme konuları ele alınmıştır.

Bir analog tümdevrenin tasarımı, fabrikasyonu ve test işlemi belirli bir uzmanlık gerektirir ve çoğu zaman bu süreç pahalı ve uzundur. Bununla birlikte, tasarım aşamasında FPAA kullanımı fabrikasyon gibi tekrarlanan süreçleri ortadan kaldırır böylece test sürecine ve simülasyona odaklanılmasına olanak sağlayarak önemli ölçüde tasarım döngüsü zamanından tasarruf sağlar. Böylece birçok tasarım gün içerisinde tekrar test edilebilir ve yeniden tasarlanabilir.

FPAA yapıları, FPGA' lere benzemekte olup karışık sinyal ve işaret işleme, fourier analizi, yüksek kalite faktörlü filtreleme, geniş aralıkta yükselteç kazancı ve programlanabilen analog bloklar sağlayarak RF okuyucular, robotik, kablosuz bulut uygulamaları, uzaktan kontrol, hava tahmin uygulamaları, akıllı sensörler, motor sürme, kaotik osilatörler, yapay sinir ağları, işaret işleme, eğitim uygulamaları, PID kontrol uygulamaları ve çeşitli alanlardaki uygulamalarda günümüzde kendine yer bulmaya başlamıştır.

### 2. GENEL KISIMLAR

#### 2.1. FPAA KISA TARİHÇE

FPAA terimi ilk olarak 1991 yılında Lee ve Gulak tarafından kullanılmıştır [1]. İlk olarak, bir yönlendirme ağı üzerinden bağlanmış ve dijital olarak yapılandırılmış olan CAB kavramını literatüre kazandırıp, sonrasında 1992 ve 1995'te op-amp'ların, kapasitörlerin ve dirençlerin dahil edilmesiyle konsepti daha da geliştirmişlerdir. İlk orijinal çip, 1.2 μm CMOS teknolojisi kullanılarak üretilmiş olup, 20kHz çalışma frekansınana sahiptir. Bu çip 80 mW güç harcayacak şekilde tasarlanmıştır [1].

Pierzchala ve arkadaşları, elektronik olarak programlanabilir analog devre (EPAC) olarak adlandırılan benzer bir konsept ortaya koymuşlardır. Bu tasarım sadece tek bir integral devresine sahip olup, bant genişliği sınırlamalarını önlemek için yerel bir ara bağlantı mimarisi önermişlerdir [1].

Yeniden yapılandırılabilir analog sinyal işlemcisi (RASP) ve ikinci bir versiyonu 2002 yılında Hall ve arkadaşları tarafından tanıtılmıştır. CAB'ler ikinci dereceden bant geçiren filtre ve 4x4 vektör matrisi çarpma devresi gibi işlemleri yapabilen yüksek seviyeli elemanlar içermekte olup, mimarisi nedeniyle bant genişliği yaklaşık 100 kHz ile sınırlı kalmıştır.

2005 yılında Fabian Henrici, FPAA bant genişliğini ikiye katlayan değiştirilebilir ve ters çevrilebilir bir OTA geliştirmek için Joachim Becker ile birlikte çalıştı. Bu işbirliği sonucunda FPAA tasarımı ilk kez 0.13 µm CMOS teknolojisi ile üretimiş oldu [1].

#### 2.2. PROGRAMLANABİLİR ANALOG DEVRELER

Programlanabilir analog devreler; statik ve dinamik olarak iki şekilde programlanabilmektedir. Fonksiyonellik ve yapılarına göre de sınıflandırmak mümkündür.

- Programlanabilir kuvvetlendiriciler
- Programlanabilir filtreler
- OTA ve Op-amp tabanlı programlanabilir analog diziler (FPAA)



Şekil 2.1 Dijital olarak programlanabilir enstrümantasyon kuvvetlendirici.



Şekil 2.2 Pin-programlanabilir aktif filtre ve bant geçiren filtreler.

## 2.3. PROGRAMLANABİLİR ANALOG DİZİLER

Kuvvetlendirici, toplama devresi, fark alıcı, integratör, filtreleme gibi çeşitli analog fonksiyonlar için kullanılan yeniden ayarlanabilir çiplerdir.

FPGA'in analog eşdeğeridir. FPGA'in aksine, içerisinde çok sayıda modül ve bağlantı noktası bulunmaktadır.



Şekil 2.4 Op-Amp tabanlı FPAA devre şeması.

#### 2.4. FPAA YAPISI VE ÇALIŞMA ŞEKLİ

FPAA'ler FPGA'in analog eşdeğeri olup, karmaşık analog sinyal ve sinyal işleme fonksiyonlarını entegre, önceden test edilmiş bir cihazda tasarlamanıza ve uygulamanıza izin veren tümdevrelerdir [3].

Uygulama amacına göre akım veya gerilim modlu sürülebilirler. FPAA genellikle sürekli ve ayrık zaman için ayrı ayrı çalıştırılmalıdır.

Sürekli zaman cihazları; bir dizi transistör yada opamp'ın çalışmasına benzer şekildedir. Devre tasarımında parazitik kapasiteler ve gürültü marjları hesaba katılmalıdır.

Ayrık zaman cihazları için; tüm blok örneklerinin giriş sinyalleri tutucu ve örnek devre ile yarı iletken anahtar ve bir kapasitörün birleştirilmesinden oluşmuştur. Bu tasarım çok daha karmaşık yarıiletken yapılarına ihtiyaç duyar.

Ayrık zamanda çalışan FPAA'lerde anahtarlanan kapının bant genişliği zamanlama frekansıyla sınırlanmaktadır. Diğer taraftan sürekli zamanda çalışan modelin ise genelde programlama esnekliği, diğerine nazaran daha kötüdür.

Şu anda FPAA üreticilerinin sayısı çok sınırlıdır. Kaynak eksikliği araştırmacıları kısıtlayan faktörlerin başında gelmektedir. Tablo 2.1' de üretilen FPAA çeşitleri gösterilmiştir.

| FPAA        | KAYNAK                | TEKNOLOJİ   | TASARIM TEKNİĞİ    | BANT GENİŞLİĞİ |
|-------------|-----------------------|-------------|--------------------|----------------|
| AN231E04    | Anadigm               | CMOS        | Anahtarlı Kapasite | 2 MHz          |
| MPAA020     | Motorola              | Ayrık Zaman | Ayrık Zaman        | 200 kHz        |
| EPAC50E30   | IMP A.Ş.              | CMOS        | Anahtarlı Kapasite | 125 kHz        |
| FAS-TRAC020 | Fast Analog Solutions | BJT         | Sürekli Zaman      | 4 MHz          |
| Lee & Gulak | Toronto Üniversitesi  | CMOS        | Sürekli Zaman      | 100 kHz        |
|             |                       | CMOS        | Akım Taşıyıcı      | 10 MHz         |

Tablo 2.1 Üretilen FPAA çeşitleri.



Şekil 2.5 Anadigm parça numaraları.

Anadigm FPAA 3.3 volt ve 5 volt, aynı giriş/çıkış yapısını paylaşan statik olarak yeniden yapılandırılabilir dpASP (dinamik olarak programlanmış Analog Sinyal İşlemciler) cihazlardır. Bu cihazların yeni bir yapılandırma bit akımı yüklemeden önce sıfırlanması gerekir [3].

Anadigm FPAA'ler aşağıdaki özellikleri sunar:

- Otomatik C kodu üretimi
- Bant genişliği DC 2 MHz
- 90 dB'ye kadar geniş bant SNR
- 120 dB'ye kadar dar bant SNR
- Yerleşik giriş/çıkış özellikleri arasında düşük ofset sinyal için kıyıcı yükselteç devresi ve kenar yumuşatma/destek filtreleri bulunur.

Anadigm, anahtarlı kapasite (switched capacitor) teknolojisini kullanır. Bu teknolojide iki düğüm arasında periyodik olarak anahtarlama yapılır böylece kapasitenin dolması ve boşalması sağlanır. Şekil 2.6' da anahtarlı kapasitör devresi gösterilmiştir.



Şekil 2.6 Anahtarlı kapasitör devresi.

S1 anahtarı kapalı, S2 anahtarı açık konumda iken = kapasite dolar. S2 kapalı, S1 açık iken = kapasite boşalır.

Anahtarlı kapasite tekniğini kullanımın avantajları:

- Direnç gibi davranan devreler kurulabilmesi
- Yüksek kesinlik
- Düşük güç tüketimi
- Kullanılan silikon boyutunun azalması bu avantajlar arasında gösterilebilir.

Anahtarlı kapasite tekniği ile tasarlanmış Op-amp integratör devresi şekil 2.7'de gösterilmiştir.



Şekil 2.7 Op-amp integratör.

#### 2.4.1. Yapılandırılabilir Analog Modüller (CAMs)

Her FPAA, geniş bir analog işlev kütüphanesi içerir. Her analog fonksiyon girişini bir giriş pinine veya karmaşık sistemler oluşturmak için bir blok başka bir bloğun çıkış pinine bağlanabilir, böylece karmaşık sistem tasarımları kaskat bir şekilde oluşturulabilir. Bu işlemlerin hepsi bir yazılım kontrolü altındadır.

AnadigmDesigner2 yazılımı sayesinde temel analog işlemler için hazır CAM (Yapılandırılabilir Analog Modül) kütüphaneleri kullanılır. Her modül bir CAM kütüphanesinin üyesidir. Şekil 2.8 CAM tarayıcısını göstermektedir.

|           | CAM               | Description                                   | Version | Approved | ^ |
|-----------|-------------------|-----------------------------------------------|---------|----------|---|
| Function  | ADC-SAR           | Analog to Digital Converter (SAR)             | (*)     | Yes      |   |
| - 🛅 All   | Comparator        | Comparator                                    | (*)     | Yes      |   |
| Filters   | DelayLine         | Programmable Delay                            | (*)     | Yes      |   |
| Archive   | DeltaSigmaMod     | 2nd order delta sigma modulator               | (*)     | No       |   |
| Alchive . | Differentiator    | Inverting Differentiator                      | (*)     | Yes      |   |
|           | Divider           | Divider                                       | (*)     | Yes      |   |
|           | FilterBilinear    | Bilinear Filter                               | 4.0.6   | Yes      |   |
|           | FilterBiguad      | Biguadratic Filter                            | 3.1.3   | Yes      |   |
|           | FilterBiguadPole  | Biguadratic Filter with Independent Pole/Zero | (*)     | Yes      |   |
|           | FilterDCBlockLP   | DC Blocking HPF with Optional LPF             | (*)     | Yes*     |   |
|           | FilterLowFregBil  | Low Corner Frequency Bilinear LPF (External   | (*)     | Yes*     |   |
|           | FilterVoltageCo   | Voltage Controlled Filter                     | (*)     | Yes*     |   |
|           | GainHalf          | Half Cycle Gain Stage                         | (*)     | Yes      |   |
|           | GainHold          | Half Cycle Inverting Gain Stage with Hold     | (*)     | Yes      |   |
|           | GainInv           | Inverting Gain Stage                          | (*)     | Yes      |   |
|           | GainLimiter       | Gain Stage with Output Voltage Limiting       | (*)     | Yes*     |   |
|           | GainPolarity      | Gain Stage with Polarity Control              | (*)     | Yes      |   |
|           | GainSwitch        | Gain Stage with Switchable Inputs             | (*)     | Yes      |   |
|           | GainVoltageCon    | Voltage Controlled Variable Gain Stage        | (*)     | Yes      |   |
|           | Hold              | Sample and Hold                               | (*)     | Yes      |   |
|           | HoldVoltageCon    | Voltage Controlled Sample and Hold            | (*)     | Yes      |   |
|           | Integrator        | Integrator                                    | (*)     | Yes      |   |
|           | IntegratorHold    | Window Integrator with Hold                   | (*)     | Yes      |   |
|           | Multiplier        | Multiplier                                    | (*)     | Yes      |   |
|           | MultiplierFilterL | Multiplier with Low Corner Frequency LPF (E   | (*)     | Yes*     |   |
|           | OscillatorSawSgr  | Sawtooth and Square Wave Oscillator           | 0.0.5   | Yes      |   |
|           | OscillatorSine    | Sinewave Oscillator                           | (*)     | (*)      |   |
|           | OscillatorSineFSK | Sinewave FSK Oscillator                       | (*)     | (*)      |   |
|           | OscillatorTriSqr  | Triangle and Square Wave Oscillator           | (*)     | (*)      |   |
|           | PeakDetect        | Peak Detector                                 | (*)     | No       |   |
|           | PeakDetect2       | Peak Detector                                 | 1.1.2   | Yes*     | ~ |

Şekil 2.8 CAM tarayıcı seçimi.

CAM seçim penceresinin sol tarafı, sistemde mevcut olan tüm kütüphaneleri listeler. CAM tarayıcıda CAM dosya adı, CAM'ın tanımlayıcı adı, CAM sürüm numarası ve CAM'ın onay durumu gösterilir. "Onaylandı" alanındaki bir yıldız işareti CAM'ın onaylandığı ancak standart olmayan özellikler içerdiği anlamına gelir.

Şekil 2.9 birbirine bağlı CAM devre örnekleri gösterilmektedir. Her CAM sembolünün üzerinde fonksiyon tanımına dair ibare belirtilmiştir.



Şekil 2.9 CAM'lerle devre tasarımı örneği.

Anadigm zamana dayalı simülatör kullandığı için her CAM'in bir eşdeğer devre modeli bulunmaktadır. Şekil 2.10'da örnek bir CAM uygulaması olan çarpma devresinin (multiplier) eşdeğeri gösterilmiştir.



Şekil 2.10 Çarpma devresi blok diyagramı.

CAM'lerin seçilmesi, yapılandırılması ve birbirlerine bağlanmasıyla karmaşık devreler tasarlanabilir. Her CAM, seçenekleri ve limitleri ayarlamak için bir kullanıcı arayüzüne sahiptir.



Şekil 2.11 CAM iletişim kutusu penceresi.

Tasarımcı, AnadigmDesigner2 EDA yazılımı sayesinde Yapılandırılabilir Analog Modülleri (CAMs) yapı taşları olarak kullanarak karmaşık analog fonksiyonlar oluşturabilir.

Analog modüllerin, kullanımı kolay sürükle ve bırak arayüzüyle tasarım işlemi dakikalar içinde test edilip, tüm analog sistemin hızlı bir şekilde kurulmasını, anında simüle edilmesini ve FPAA yongasına indirilmesini sağlar [3].

FPAA, kapsamlı bir yapılandırılabilir analog modül (CAM) yelpazesi sunmaktadır. Tablo 2.2' de CAM devre kütüphanesi tam listesi gösterilmiştir.

| CAM                | Description                                        | Version | Approved |
|--------------------|----------------------------------------------------|---------|----------|
| ADC-SAR            | Analog to Digital Converter (SAR)                  | (*)     | Yes      |
| Comparator         | Comparator                                         | (*)     | Yes      |
| DelayLine          | Programmable Delay                                 | (*)     | Yes      |
| DeltaSigmaMod      | 2nd order delta sigma modulator                    | (*)     | No       |
| Differentiator     | Inverting Differentiator                           | (*)     | Yes      |
| Divider            | Divider                                            | (*)     | Yes      |
| FilterBilinear     | Bilinear Filter                                    | 4.0.6   | Yes      |
| FilterBiguad       | Biguadratic Filter                                 | 3.1.3   | Yes      |
| FilterBiquadPole   | Biquadratic Filter with Independent Pole/Zero      | (*)     | Yes      |
| FilterDCBlockLP    | DC Blocking HPF with Optional LPF                  | (*)     | Yes*     |
| FilterLowFreqBil   | Low Corner Frequency Bilinear LPF (External        | (*)     | Yes*     |
| FilterVoltageCo    | Voltage Controlled Filter                          | (*)     | Yes*     |
| GainHalf           | Half Cycle Gain Stage                              | (*)     | Yes      |
| GainHold           | Half Cycle Inverting Gain Stage with Hold          | (*)     | Yes      |
| GainInv            | Inverting Gain Stage                               | (*)     | Yes      |
| GainLimiter        | Gain Stage with Output Voltage Limiting            | (*)     | Yes*     |
| GainPolarity       | Gain Stage with Polarity Control                   | (*)     | Yes      |
| GainSwitch         | Gain Stage with Switchable Inputs                  | (*)     | Yes      |
| GainVoltageCon     | Voltage Controlled Variable Gain Stage             | (*)     | Yes      |
| Hold               | Sample and Hold                                    | (*)     | Yes      |
| HoldVoltageCon     | Voltage Controlled Sample and Hold                 | (*)     | Yes      |
| Integrator         | Integrator                                         | (*)     | Yes      |
| IntegratorHold     | Window Integrator with Hold                        | (*)     | Yes      |
| Multiplier         | Multiplier                                         | (*)     | Yes      |
| MultiplierFilterI  | Multiplier with Low Corner Frequency LPE (E        | (*)     | Yes*     |
| OscillatorSawSor   | Sawtooth and Square Wave Oscillator                | 0.0.5   | Yes      |
| OscillatorSine     | Sinewaye Oscillator                                | (*)     | (*)      |
| OscillatorSineESK  | Sinewaye ESK Oscillator                            | (*)     | (*)      |
| OscillatorTriSor   | Triangle and Square Wave Oscillator                | (*)     | (*)      |
| PeakDetect         | Peak Detector                                      | (*)     | No       |
| PeakDetect2        | Peak Detector                                      | 1.1.2   | Yes*     |
| PeakDetectExt      | Peak Detector (External Cans)                      | (*)     | Yes*     |
| PeriodicMultiplier | Arbitrary Periodic Waveform Multiplier             | (*)     | Ves      |
| PeriodicWave       | Arbitrary Periodic Waveform Generator              | (*)     | Yes      |
| RectifierFilter    | Pectifier with Low Pass Filter                     | (*)     | Vec      |
| RectifierHalf      | Half Cycle Dectifier                               | (*)     | Vec      |
| RectifierHold      | Half Cycle Inverting Dectifier with Hold           | (*)     | Vec      |
| PM2FilterBigua     | Switched Biguadratic Filter for DangeMaster        | (*)     | Vec      |
| SquarePoot         | Square Poot                                        | (*)     | Vec      |
| SumBiguad          | Sum/Difference Stage with Biguadratic Filter       | (*)     | Vec      |
| SumDiff            | Half Cycle Sum/Difference Stage                    | (*)     | Vec      |
| SumEilter          | Sum/Difference Stage with Low Dass Filter          | (*)     | Vec      |
| SumIntegrator      | Sum/Difference Integrator                          | (*)     | Vec      |
| SumInv             | Inverting Sum Stage                                | (*)     | Vec      |
| TransferEunction   | Liser-defined Voltage Transfer Exection            | (*)     | Vec      |
| Transierruncuori   | Transimpedance Amplifier                           | 106     | Vec*     |
| Voltage            | DC Voltage Source                                  | 10.0    | Vec      |
| vDeltaSigmaMod     | 2nd Order Delta Sigma Modulator                    | (*)     | No       |
| vEilterBilineer    | Zha order Detta Signa Modulator<br>Bilipear Eilter | (*)     | No       |
| xFilterDillriear   | Dillification Filter                               | (*)     | No       |
| xFilterBiguad and  | Extended Low Frequency Piquadratic Eilter          | 0.1.2   | No       |
| xFilterbiquadLOW   | Extended Low Frequency Biquadratic Filter          | 0.1.3   | No       |
| xUscillatorSineL   | Extended Low Frequency Snewave Oscillator          | 1.0.0   | No       |
| XVCO<br>ZavaCasar  | Voltage Controlled Oscillator                      | 1.0.0   | NO       |
| ZeroCross          | Zero Crossing Detector                             | 1.0.3   | res      |

| Tablo | <b>2.2</b> C | AM | devre | kütüp | hanesi. |
|-------|--------------|----|-------|-------|---------|
|-------|--------------|----|-------|-------|---------|

### 2.4.2. Yapılandırılabilir Analog Blok (CAB)

Tipik bir FPAA, programlanabilir eleman matrisi olan ve genelde CAB (Yapılandırılabilir Analog Blok) diye bilinen yapıları içerir. CAB' ler programlanan dahili ağları düzenleyen birimdir.

FPAA dört adet CAB hücresi, saat kaynağı (clock source), yapılandırılabilir mantık, hafiza ve kaydırma yazmacı (shift register) içerir. CAB'ler Giriş/Çıkış (I/O) hücreleri, yapılandırılabilir mantık ve hafiza blokları ile bağlantılıdır. Şekil 2.12' de dört CAB' li tipik bir FPAA' in blok diyagramı gösterilmiştir.



Şekil 2.12 Dört CAB'li FPAA blok diyagramı.

Analog bloklar oldukça hassas anahtarlamalı kapasitör teknolojisi ve diferansiyel sinyal kullanır, bu nedenle doğrusallık, eşleştirme ve ofsetler neredeyse mükemmeldir. Teknoloji kapasitörlü olduğundan dolayı süreç, sıcaklık ve besleme gerilimi değişimlerinden dolayı doğan performans değişimlerine neredeyse bağışıklık kazanmıştır.

Kuvvetlendirici, toplama devresi, fark alıcı, integratör, filtreleme gibi çeşitli analog fonksiyonlar için kullanılan yeniden ayarlanabilir yapılar olup şekil 2.13'te bir CAB'in iç yapısı gösterilmiştir.

Yapılandırılabilir Analog Blok hücreleri iki adet Op-Amp devresi, 8 adet kapasite, 1 adet karşılaştırıcı (comparator) devresi, 1 adet ADC (analog-dijital dönüştürücü) ve kontrol edilebilen bir anahtar dizisi içerir.

Op-Amp gerilim karşılaştırıcı, çıkışın geriliminin giriş gerilimine göre değişkenlik gösterdiği devrelerdir.



Şekil 2.13 CAB iç yapısı.

### 2.4.3. I / O Analog Arayüz Yöntemleri

### 2.4.3.1. OPAMP Devreleri

Anadigm, OPAMP devrelerini kullanır. Şekil 2.14, toprak referanslı bir sinyalin FPAA / dpASP'e giriş için +1.5 V'a nasıl kaydırılabileceğini gösterir. Bu devre ayrıca büyük sinyalleri zayıflatmak veya küçük sinyalleri büyütmek için de kullanılabilir.



Şekil 2.14 Girişte seviye kayması.



 $R_i = R_f$  için, Vo = Vi + 1.5V

Şekil 2.15, FPAA / dpASP çıktısını seviye kaydırmak için kullanılan, fakat aynı zamanda iki fark sinyalini tek uçlu yapan bir OPAMP'ı göstermektedir. Ayrıca, bu devre düşük giriş empedanslı cihazları çalıştırabilir ve FPAA çıkışını istenen herhangi bir miktarda büyütmek için kullanılabilir.



Şekil 2.15 Seviye kayması ve girişin çıkışta tek uçlu sinyale dönüştürülmesi.

 $R_i = R_f i cin \longrightarrow Vo = OUT + - OUT$ -

Şekil, FPAA / dpASP devrenin toprak referanslı çıktısını gösterir, toprağa bağlı direnç Rf, seviye kaymalı sinyal için referans sağlar. Ayrıca bu devrede, direnç Rf'yi toprak yerine bir gerilim kaynağına bağlayarak istenen FPAA çıkışını herhangi bir voltaja kaydırmak için de kullanılabilir.

#### 2.4.3.2. Fark Yükselticiler (Diferansiyel Yükselteç)

Bu yöntem, ortak mod / referans voltaj girişleri ile diferansiyel OPAMP'ları kullanır. Bu cihaz, seviye değişimi yapmak ve / veya tek uçtan iki fark sinyali dönüşümü gerçekleştirmek için kullanılabilir. Şekil 2.16, kazancı 1 olan temel devreyi gösterir. Bu devrede alt girişin toprağa bağlı olduğu durumda, diferansiyel veya tek uçlu olarak çalışabilir.



Şekil 2.16 Tek uçtan diferansiyel dönüşümü.

Devrenin kazancını ayarlamak için direnç değerleri değiştirilebilir. Bu da büyük genlikli sinyallerinin FPAA / dpASP'e girilmeden önce zayıflatılabileceği anlamına gelir.

#### 2.4.3.3. Kıyıcı Devresi

Bu yöntem sadece değişken referanslı ve küçük genlikli diferansiyel giriş sinyalleriyle kullanılır. Mikrofonlar ve ısıl çiftler gibi belirli sinyal sınıfları için oldukça yaygındır. Bu işlem için, sinyal kaynağı doğrudan FPAA girişine bağlanmalı ve "düşük ofset kıyıcı" moduna ayarlanmalıdır.



Şekil 2.17 Kıyıcı devresi.

Bu yöntem, ucuz ve bileşen toleranslarına bağımlı olmadan basit olması avantajına sahiptir. Dezavantajı, yalnızca düşük genlikli kayan sinyallerle kullanılabilmesidir.

#### 2.4.3.4. Rauch Filtre Kullanılarak Sinyal Girişi

Apex dpASP, 1-4 arasındaki I / O pinlerinde isteğe bağlı bir OPAMP girişi sağlar.

Bu I / O OPAMP, yalnızca pasif bileşenleri kullanarak dört görevi gerçekleştiren bir devre oluşturulmasına izin verir:

- Seviye bir giriş sinyali ön gerilimini VMR'ye kaydırır.
- Tek uçlu bir sinyali gerekirse diferansiyel bir sinyale dönüştürür.
- Gürültüyü azaltmak için giriş sinyali üzerinde 2 kutuplu alçak geçiren filtre işlevi gerçekleştirir.
- Bir giriş sinyalini dpASP'nin giriş aralığı ile en iyi şekilde eşleştirmek için sinyali kuvvetlendirebilir veya zayıflatabilir.
- Kullanılan bu devreye Rauch filtresi (veya çok geçişli çoklu geri besleme filtresi) denir.

Şekil 2.18'de Rauch filte gösterilmiştir.



Şekil 2.18 Rauch giriş filtresi.

### 2.5. ANADIGMAPEX

#### 2.5.1. Giriş/Çıkış Modu (I/O)



Şekil 2.19 AnadigmApex - giriş/çıkış (I/O) pini.

### 2.5.1.1. Giriş Modu (İnput Mode)

Giriş modu aktif edilen her bir I / O hücresi, birden fazla seçenekte çalışabilir.

- Bypass modunda
- Örnek alma & örneği saklama (sample & hold) modunda
- Bir adet sürekli zaman alçak geçiren filtre ile
- I/O hücrelerinden ikisi için, düşük ofset gerilimine sahip kıyıcı devresi seçeneği ile

| Instance Name: | IOCell1 | ANx3 Type                                                              | ANx3 Type1 ID Cell 1.2.1                                                                                              |                                                                                                 |        |                                |
|----------------|---------|------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|--------|--------------------------------|
| Clocks         |         | In bypass n<br>the cell, by<br>must assure<br>mode volta<br>routed to. | node, the input signals ar<br>assing all active circuit e<br>that the signal levels (Vj<br>ge) are appropriate for th | e routed directly through<br>Jements. The designer<br>b, Vn, and common<br>e CAMs that they are |        | Cancel<br>Help<br>Documentatio |
|                |         |                                                                        |                                                                                                                       |                                                                                                 |        | C Code                         |
| Options        | 0.0#    | @ Insut                                                                | Oostaat                                                                                                               |                                                                                                 | $\sim$ |                                |
| I/O Mode:      | ΟUΠ     | Input                                                                  |                                                                                                                       | 🔾 Independent Amplifier                                                                         |        |                                |

Şekil 2.20 Giriş modu (input mode) arayüzü.



Şekil 2.21 Giriş modu (input mode) yapısı.

#### 2.5.1.2. Çıkış Modu (Output Mode)

Çıkış modu aktif edilen her bir I / O hücresi, birden fazla seçenekte çalışabilir.

- Bypass modunda
- Örnek alma & örneği saklama (sample & hold) modunda
- Dijital çıkış modunda
- VMR (Voltage Mid Rail besleme gerilimleri ortalaması) modunda

| Clocks                    |                                          | In bypass mo<br>directly by the<br>the drive limit     | de, the cell's outp<br>e CAM connected<br>ations of CAMs ar | ut pins are being driven<br>I to the IO cell. Take note of<br>nd CAB amplifiers. |   |
|---------------------------|------------------------------------------|--------------------------------------------------------|-------------------------------------------------------------|----------------------------------------------------------------------------------|---|
| Options                   |                                          |                                                        |                                                             |                                                                                  | ~ |
| I/O Mode:<br>Output Type: | <ul><li>○ Off</li><li>● Bypass</li></ul> | <ul> <li>○ Input</li> <li>○ Sample and Hold</li> </ul> | <ul> <li>Output</li> <li>VMR</li> </ul>                     | ○ Independent Amplifier<br>○ Digital                                             |   |





Şekil 2.23 Çıkış modu (output mode) yapısı.



#### 2.5.2. AnadigmApex – Look-Up Table (LUT)

Şekil 2.24 AnadigmApex – LUT.

LUT kombinasyonu, rastgele dalga biçimi sentezi ve tablo tabanlı sensör doğrusallaştırma işlevleri gibi doğrusal olmayan fonksiyonlar oluşturmak için kullanılabilir. Şekil 2.25'deki örnek transfer fonksiyonu, gösterildiği gibi üçgen dalga çıkışına dönüştürülmüş bir sinüs fonksiyonudur.



Şekil 2.25 Sinüs transfer fonksiyonu etkisi.

CAM transfer fonksiyonu giriş gerilimini sayısallaştırıp, elde edilen veriyi bir LUT (LUT - 256 x 8-bit RAM) adresi olarak kullanır. LUT'tan gelen veri daha sonra tekrar bir analog sinyale dönüştürülür.



Şekil 2.26 Transfer fonksiyonu blok diyagramı.

Look-up table:

- Keyfi periyodik sinyaller oluşturulabilir.
- Keyfi transfer foksiyonları oluşturulabilir. ( $x^2, \frac{1}{x}$  gibi)
- 256 bayt hafiza alanına sahiptir.

Bu bölüm FPAA için kullanılan mevcut teknolojilere ve çözümlere genel bir bakış niteliğindedir. Akademik FPAA projelerinin çoğunun temelde OTA'ları kullanan sürekli zaman prensibine dayandığı, şu anda esas olarak Anadigm'den ticari olarak temin edilebilen devrelerin ayrık zamanlı SC prensibi üzerinde çalıştığı görülmektedir. SC teknolojisinin popülaritesinin bir nedeni, SC devrelerinin, anahtarlama frekansı ayarlaması yoluyla geniş bir parametre değişikliği aralığı elde etmesine izin vermesidir.

Akademik projeler CT teknolojisine daha çok yoğunlaşmaktadır, çünkü görüntü işleme ve kablosuz uygulamalar için gerekli olan yüksek bant genişliği ihtiyacı CT tekolojisi ile sağlanmaktadır.

Artık ikinci nesil AnadigmVortex üretilmediği için AnadigmApex'in üçüncü nesil FPAA / dpASP AN23x cihazlarının dahili blok tanımlaması incelemede odak noktası olarak belirlenmiştir.

#### 2.5.3. AnadigmApex Geliştirme Donanımı

AnadigmApex geliştirme kartı, Anadigm FPAA / dpASP silikon cihazlarında analog tasarımları uygulamak ve test etmek için tasarlanmış, kullanımı kolay bir platformdur. Bu geliştirme kartında yer alan cihaz üçüncü nesil bir dpASP AN231E04 olduğundan, tüm açıklamalar bu bileşene odaklanacaktır. Ancak, uygulamalar FPAA AN131E04 serisi için de kullanabilir.

#### 2.5.3.1. AN231K04-DVLP3 Devre Kartı Ana Özellikleri

Devre tahtası fiziksel boyutları 4.8 x 3.8 inçtir. AnadigmDesigner2 devre dosyalarını indirmek için standart USB seri arabirimine sahiptir, yapılandırmaları uçucu olmayan belleğe, yerleşik mikrodenetleyici de yapılandırmaları önyükleme devresi olarak kullanılabilecek flash özellikli mikroçip PIC 16F876A'da saklayabilir. Ayrıca EEPROM'a yazma ve önyükleme özelliğine de sahiptir (harici EEPROM ürünle birlikte verilmez, boş yuvadadır).

AN231K04-DVLP3 devre kartı özellikleri:

- AN231E04 cihazının çevresinde geniş devre tahtası kullanım alanı.
- Tüm dpASP cihazı analog I / O'ları için başlık pimleri.
- Sayısal bölümü elektriksel ve fiziksel olarak ayırma yeteneği.
- Çok kanallı sistemleri değerlendirmek için çoklu panellerin bağlanmasına izin veren papatya zinciri özelliği.
- AnadigmDesigner2 devre dosyalarını indirmek için standart bilgisayar arayüzü.
- Dahili 16 MHz osilatör modülü.

#### 2.5.3.2. AN231K04-DVLP3 Yerleşim Planı

Şekil 2.27 tüm bileşenlerin, güç bağlantılarının ve atlama tellerinin kolayca yerleştirilebilmesini sağlayan panelin yerleşimi gösterilmektedir.



Şekil 2.27 FPAA devre tahtası panel yerleşimi.

#### 2.5.3.3. Çoklu Çip Tasarımları - Papatya Zinciri

Tasarımların çoğunda, daha karmaşık devreleri gerçekleştirmek için birden fazla FPAA / dpASP gerekir. Şekil 2.28'de, papatya zinciri yapısı olarak birbirine bağlı iki panelin bağlantı şeması gösterilmektedir. Aynı şekilde talimatlar kullanılarak daha fazla devre tahtası da birbirlerine benzer şekilde bağlanabilir.



Şekil 2.28 İki geliştirme karti ile papatya zinciri yapılandırması.

Günümüzde, FPAA devreleri hızlı prototipleme için çok rahat ve esnek bir platformdur. Bir sonraki bölümün kapsamı Anadigm donanım geliştirme platformundan programlama yazılım ortamına kadar olan kısım olarak belirlenmiştir.

### 2.6. ANADIGM DESIGNER®2 GELİŞTİRME YAZILIMI

Anadigm geliştirme kartları, AnadigmDesigner 2 EDA aracılığı ile, kısa sürede dinamik olarak analog devreleri tasarlama, geliştirme, uygulama ve yeniden yapılandırma imkanı sunar.

Devre, her biri bir dizi analog işlevi uygulamak için kullanılabilen Konfigüre Edilebilir Analog Modülleri (CAMs) sürükleyip bırakarak uygulanır.

AnadigmDesigner 2, içerisinde donanım kurulumuna gerek olmadan devre davranışını değerlendirmek için uygun bir yol sağlayan zaman alanı simülatörü içerir. Simülatör kullanıcı arayüzü sezgiseldir. Hızlı bir şekilde tam bir analog sistem oluşturmak, onu hemen simüle etmek ve ardından test etmek için indirme butonuna tıklamanız ve tümdevreyi FPAA yongasına indirmeniz yeterli olacaktır.
#### 2.6.1. AnadigmDesigner2 Kullanıcı Arayüzü

AnadigmDesigner2 yazılımı, kullanıcıya sekmeler kısmında bulunan az sayıdaki kısayol simgeleriyle sezgisel bir arayüz sunar. Tasarım penceresi, FPAA cihazlarının bir dış görüntüsünü içerir.

| Untitled - AnadigmDesigner2                    | _ L                       | ~ |
|------------------------------------------------|---------------------------|---|
| Edit Simulate Configure Settings Dynamic Confi | g. Target View Tools Help |   |
|                                                |                           | ~ |
|                                                |                           |   |
| Addr1: Addr2: 255AN231E04                      | LOAD ORDER: 1             |   |
|                                                | off                       |   |
| 87 off                                         | 16                        |   |
|                                                |                           |   |
| 03                                             | 18                        |   |
|                                                |                           |   |
|                                                |                           |   |
| <u>88</u> ====                                 |                           |   |
|                                                |                           |   |
| 07                                             |                           |   |
| 11                                             |                           |   |
|                                                | automatic                 |   |
| aff                                            |                           |   |
| <b>7</b>                                       |                           |   |
| 1.3                                            | 39                        |   |
| 24                                             | 42                        |   |
| 23 -4                                          |                           |   |
| 21 "                                           | 19                        |   |
| 22                                             | 20                        |   |
| FPAA1                                          |                           |   |
|                                                |                           | ~ |
|                                                |                           | > |
| Help, Press F1                                 | NUM                       |   |

Şekil 2.29 AnadigmDesigner2 arayüzü.

Program ilk kez açıldığında, açılır menü çubuğunun hemen altında yazılım içerisinde en sık kullanılan işlevlerle ilişkili kısayol butonları bulunmaktadır.

Şekil 2.30'da tasarım penceresinden çıkarılmış olan fonksiyon ve kısayol seçenekleri bilgisinin ilgili tuş seçenekleri tablosu gösterilmektedir.



Şekil 2.30 Kısayol tuşları ve simgeleri.

#### 2.6.2. Saat Frekansı Ayarı

Cihaz içindeki tüm sinyal işleme saat frekansları, ACLK pininde sunulanan alog ana saat sinyali içerisindeki cihazdan türetilir. dpASP AN231E04 için AnadigmDesigner2 içerisindeki varsayılan saat frekansları ayarları şekil 2.31'de gösterilmiştir.

| urc                                       | e Cloc                          | k Frequenc                                                   | ies                                                                              |                                                                                                                                                 |                                          |                                                                            |
|-------------------------------------------|---------------------------------|--------------------------------------------------------------|----------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|----------------------------------------------------------------------------|
| ACLK (fc) System 1 (Sys1) System 2 (Sys2) |                                 |                                                              |                                                                                  | 16000.000000                                                                                                                                    | kHz                                      |                                                                            |
|                                           |                                 |                                                              | j                                                                                | 16000.000000                                                                                                                                    | kHz                                      | (fc/1)                                                                     |
|                                           |                                 |                                                              | )                                                                                | 16000.000000                                                                                                                                    | kHz                                      | (fc/1)                                                                     |
| ip C                                      | lock                            | Frequencies                                                  | and Phase Delays                                                                 |                                                                                                                                                 |                                          |                                                                            |
| Ba                                        | se                              |                                                              |                                                                                  |                                                                                                                                                 |                                          |                                                                            |
| ys 1                                      | Sys2                            | 2                                                            |                                                                                  |                                                                                                                                                 |                                          |                                                                            |
| •                                         | 0                               | Clock 0                                                      | ]                                                                                | 4000.000000                                                                                                                                     | kHz                                      | (sys1/4)                                                                   |
|                                           |                                 |                                                              |                                                                                  |                                                                                                                                                 |                                          |                                                                            |
| ÷                                         | С                               | Clock 1                                                      | j                                                                                | 16000.000000                                                                                                                                    | kHz                                      | (sys1/1)                                                                   |
| •                                         | с<br>с                          | Clock 1<br>Clock 2                                           |                                                                                  | 16000.000000                                                                                                                                    | kHz<br>kHz                               | (sys 1/1)<br>(sys 1/8)                                                     |
| •                                         | с<br>с<br>с                     | Clock 1<br>Clock 2<br>Clock 3                                | ـــــــــــــــــــــــــــــــــــــ                                            | 16000.000000<br>2000.000000<br>250.000000                                                                                                       | kHz<br>kHz<br>kHz                        | (sys1/1)<br>(sys1/8)<br>(sys1/64)                                          |
| •                                         | $\circ$ $\circ$ $\circ$ $\circ$ | Clock 1<br>Clock 2<br>Clock 3<br>Clock 4                     | رــــــــــــــــــــــــــــــــــــ                                            | 16000.000000           2000.000000           250.000000           16000.000000                                                                  | kHz<br>kHz<br>kHz<br>kHz                 | (sys 1/ 1)<br>(sys 1/ 8)<br>(sys 1/ 64)<br>(sys 1/ 1)                      |
| •••••                                     | 0000                            | Clock 1<br>Clock 2<br>Clock 3<br>Clock 4<br>Delay            | ار<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو<br>رو | 16000.000000           2000.000000           250.000000           16000.000000           16000.000000           0.000000                        | kHz<br>kHz<br>kHz<br>kHz<br>Degre        | (sys 1/ 1)<br>(sys 1/ 8)<br>(sys 1/ 64)<br>(sys 1/ 1)                      |
| •                                         | с с с с<br>с                    | Clock 1<br>Clock 2<br>Clock 3<br>Clock 4<br>Delay<br>Clock 5 |                                                                                  | 16000.000000           2000.000000           250.000000           16000.000000           0.000000           16000.000000           16000.000000 | kHz<br>kHz<br>kHz<br>kHz<br>Degro<br>kHz | (sys 1/ 1)<br>(sys 1/ 8)<br>(sys 1/ 64)<br>(sys 1/ 1)<br>ees<br>(sys 1/ 1) |

Şekil 2.31 Saat frekansı ayarları.

Saat frekansı, SC devreleride temel bir parametredir. Devre tasarımı yapılırken SC analog devrelerinin frekans parametrelerinde yapılan değişiklikler, daha sonrasında SC devrelerinin istenen şartlarda çalışmasını etkileyebiliceğinden bu husussa dikkat edilmelidir.

### 2.6.3. Fonksiyonel Simülatör

AnadigmDesigner 2 fonksiyonel simülatörü, herhangi bir laboratuvar ekipmanına gerek olmadan devre tasarlayabilmek için dizayn edilmiştir. Simülatör zaman alanı sonuçlarını grafiksel olarak gösterir. Devreleri geliştirmek ve test etmek için gereken adımlar şunlardır:

- Tümdevreyi birleştirin.
- Sinyal jeneratörlerini kurun.
- Osiloskop problarını takın.
- Simülasyon parametrelerini ayarlayın.
- Simülatörü başlatın.

Beklendiğine göre olup olmadığını doğrulamak için sonuçları kontrol edin. Simülasyonu ayarlamak için, "Simüle Et" ve "Simülasyon Ayarla" açılır menüsü, simülasyon çalışmasının başlama ve durma zamanını belirlemeye izin verir. Şekil 2.32 simülatör için kurulum penceresini göstermektedir.

| and the second second second second second second second second second second second second second second second                   |                                                                                                     |                                                                                        |                          |
|------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|--------------------------|
| Start Time                                                                                                                         | 0                                                                                                   | seconds                                                                                |                          |
| End Time                                                                                                                           | 100 u                                                                                               | seconds                                                                                | Cancel                   |
| Time Step                                                                                                                          | 31.25 n                                                                                             | seconds                                                                                | Apply                    |
| Iterations                                                                                                                         | 3200                                                                                                |                                                                                        | Help                     |
| Display Equati                                                                                                                     | ons During Simula                                                                                   | ation Run                                                                              | led are available)       |
| <ul> <li>Display Equati</li> <li>Run Only Inter</li> <li>Display Simula</li> <li>Display Oscillo</li> </ul>                        | ons During Simula<br>preted Sim equati<br>tion Performance<br>scope Traces Du                       | ation Run<br>ons (even if compi<br>Statistics<br>ring Simulation                       | led are available)       |
| <ul> <li>Display Equati</li> <li>Run Only Inter</li> <li>Display Simula</li> <li>Display Oscillo</li> <li>Make Post-Sin</li> </ul> | ons During Simula<br>preted Sim equati<br>tion Performance<br>scope Traces Du<br>nulation Probing o | ation Run<br>ons (even if compi<br>Statistics<br>ring Simulation<br>f All Nodes Possib | led are available)<br>Ie |

Şekil 2.32 Simülatör kurulum penceresi.

"Time step" parametresi otomatik olarak hesaplanır. "İterasyonlar" simülasyon adımlarının sayısını ifade eder. Zaman adımı ve tekrar sayısı sadece "OK" seçildikten sonra ayarlanır. Simülasyonun başlatılması, aşağı açılır menü seçimi "Simule" ve ardından "Begin" kullanılarak gerçekleştirilir.

Tüm simülasyon sonuçları grafiksel analiz için hazır durumdadır. Devredeki problarının renkleri, grafikteki dalga formlarının renkleriyle aynıdır. Sinyal genlik gösterge ölçeği, ilgili "her bir kare başına volt" kontrolü kullanılarak ayarlanabilir.

Şekil 2.33, dalga şekli sonuçlarıyla birlikte Anadigm osiloskop ekranını göstermektedir.



Şekil 2.33 Bir simülasyon örneğini gösteren osiloskop ekranı.

Dalga formu penceresinde sola ve sağa sürüklemek için tek bir dikey imleç mevcuttur. İmleç yatay olarak hareket ettikçe, voltaj ve zaman göstergeleri de bu anlık simülasyon sonuçlarını yansıtacak şekilde güncellenir.

# 3. FPAA DEVRE UYGULAMALARI

FPAA, özellikle aşağıdaki alanlarda kullanımını arttırmaktadır:

- Sensör ve sinyal koşullandırma arayüzü
- Sinyal filtreleme
- Otomasyon ve endüstriyel kontrol
- İzleme ve tıbbi teşhis
- Hassas kontrol
- Ultra düşük frekanslı sinyal koşullandırma
- Analog sinyal işleme
- Radyo frekansı sinyallerinin tanımlanması, radyo frekansı tanımlaması (RFID)
- Ses sinyali koşullandırma (filtreleme efektleri, derin bas hoparlörler, birleştiriciler vb.)

Devre tasarımı yapılırken, harici analog sinyaller için devre tahtasının dpASP G / Ç arayüzünün giriş kanallarına bağlantı yapılması gerekir. Bundan sonraki aşamalarda, bu tür devrelerin donanım uygulamasından bahsedecektir.

İleriki sayfalarda detaylı olarak gösterilecek olan tümdevre tasarımları, ilk aşamada AnadigmDesigner'da programlanıp simülasyonları yapıldıktan sonra Anadigm geliştirme kartına indirilerek gerçeklenmiştir. Daha sonrasında ise simülatörden elde edilen sonuçlar osiloskop görüntüleri ile karşılaştırılmıştır.

#### 3.1. TRANSFER FONKSİYONU UYGULAMA ÖRNEKLERİ

Dinamik olarak programlanmış analog sinyal İşlemcisinin transfer fonksiyonu uygulamalarındaki davranışını değerlendirmek için, AnalogDesigner 2'de mevcut olan CAM uygulamalarına değinilmiştir.



### 3.1.1. Opamp Karşılaştırıcı Devresi

şeki öle berre üsünni ve yupnananması.

Opamp karşılaştırıcıda, referans gerilimi 0.5V olarak belirlenmiş olup, giriş sinyali için Anadigm kütüphanesinde bulunan osilatör devresi kullanılmıştır.

Simülatör üzerindeki zaman alanı cevabı şekil 3.3'de gösterilmektedir.

Tasarımı dışa aktardıktan sonra, 10 kHz üçgen dalga giriş sinyali için Şekil 3.4'te gösterildiği gibi devrenin davranışını gözlemlemek mümkündür.



Şekil 3.3 Karşılaştırıcı zaman alanı cevabı.



Şekil 3.4 Karşılaştırıcı osiloskop görüntüsü.



3.1.2. Türev Alcı Opamp Devresi

Şekil 3.5 Türev alıcı devre.



Şekil 3.6 Devre tasarımı ve yapılandırması.

Türev alıcı devrede, giriş sinyali için Anadigm kütüphanesinde bulunan osilatör devresi kullanılmıştır.

Simülatör üzerindeki zaman alanı cevabı şekil 3.8'de gösterilmektedir. Tasarımı dışa aktardıktan sonra, 100 kHz sinüzoidal giriş sinyali için Şekil 3.7'de gösterildiği gibi devrenin davranışını gözlemlemek mümkündür.



Şekil 3.7 Türev alıcı zaman alanı cevabı.

Şekil 3.8 Türev alıcı osiloskop görüntüsü.

Sonraki bölümde filtre tasarımları, modülasyon yöntemleri, biyomedikal sinyal işleme uygulamaları gibi çeşitli alanlarda kullanılabilecek tümdevre tasarımları için simülasyon sonuçları ve donanım uygulamalarından elde edilen pratik sonuçlar karşılaştırılmıştır.

# 3.2. FPAA FİLTRE UYGULAMALARI

# 3.2.1. Birinci Dereceden (Bilineer) Filtre Tasarımları

# 3.2.1.1. Alçak Geçiren Bilineer Filtre

| CAM Seçeneği:<br>Giriş Örneklemesi |            | Bu seçenek, CAM'in giriş sinyalini ne zaman örnekleyeceğini<br>belirler. Bu seçenek, örnekleme frekansı bu girişe bağlı<br>CAM'in frekansı ile eşleşecek şekilde seçilmelidir. |  |  |
|------------------------------------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Faz 1                              | <b>▲</b> 1 | Bu versiyon, faz 1'de geçerli olan bir sinyale veya CAM<br>çıkışına bağlanmalıdır.                                                                                             |  |  |
| Faz 2                              | <b>⊕</b> 2 | Bu versiyon, faz 2'de geçerli olan veya sürekli olarak geçerli<br>olan bir sinyale veya CAM çıkışına bağlanmalıdır.                                                            |  |  |

| CAM Seçeneği: Polarite |            |                                                                                                                                                       |  |  |
|------------------------|------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Eviren                 | <b>⊕</b> 1 | Bir eviricide, çıktış işaretindeki değişiklik giriş örnekleme frekansı ile gerçekleşir.                                                               |  |  |
| Evirmeyen              | <b>⊕</b> 1 | Bir evirmeyen filtrede, çıkış işaretindeki değişiklik giriş<br>örnekleme frekansındaki faz kayması (bir saat periyodunun<br>yarısı) ile geciktirilir. |  |  |

| CAM Seçeneği: Kaynak Kullanımı |            |                                                          |  |  |  |
|--------------------------------|------------|----------------------------------------------------------|--|--|--|
| Minimum                        |            | CAM, Bilinear Filtre oluşturmak için mümkün olan minimum |  |  |  |
| Kaynak                         | <b>₽</b> 1 | yonga kaynaklarını kullanacaktır.                        |  |  |  |
| Alçak Köşe                     |            | Bu filtrede, ekstra bir kondansatör kullanımı ile kesim  |  |  |  |
| Frekansı                       | <b>⊉</b> 1 | frekansı daha aşağılara çekilebilir.                     |  |  |  |
|                                |            |                                                          |  |  |  |

| CAM Par | ametreleri:      |                 |                  |            |        |        |        |     |    |
|---------|------------------|-----------------|------------------|------------|--------|--------|--------|-----|----|
| Kazanç  | 0.011 – 20.0 V/V | Köşe<br>ilişkil | Frekans<br>idir. | limitleri, | filtre | kazanç | değeri | ile | de |

Bu devre için transfer fonksiyonu:

$$\frac{V_{out}(s)}{V_{in}(s)} = \pm \frac{2\pi f_0 G}{s + 2\pi f_0}$$

G, geçiş bandı kazancı ve f<sub>0</sub> (kazancının -3+20LogG dB olduğu frekans) köşe frekansıdır. Bu CAM'i gerçekleştiren devre şekil 3.9'da gösterilmiştir.



Şekil 3.9 dpASP'de uygulanan bilineer LPF donanım devresi.

Kapasitör değerleri belirlenirken, filtrenin kazanç değeri dikkate alınır.

$$f_0 = \frac{f_c}{\pi} \frac{C_{out}}{\left(2C_{int} + C_{out}\right)} G = \frac{C_{in}}{C_{out}}$$

Bu bölümde, CAM tarafından gerçekleştirilen evirmeyen bir yapılandırmada 250 kHz saat frekansına sahip alçak geçiren filtre devre yapısı gösterilmiştir. Tek kutup oluşturan bilineer bir filtre kullanılmıştır. Filtre 400 Hz programlanabilir köşe frekansına sahiptir ve filtrenin girişine 100 Hz'lik bir kare dalga sinyal bağlıdır. Tasarlanan devre ve CAM konfigürasyonu Şekil 3.10'da gösterilmektedir.



Şekil 3.10 Bilineer LPF devre tasarımı ve yapılandırması.



Simülatör üzerindeki zaman alanı cevabı şekil 3.11'de yeşil renk ile gösterilmektedir.

Şekil 3.11 Bilineer LPF filtre zaman alanı cevabı.

Şekil 3.12'de, devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 3.12 Bilineer LPF filtre zaman alanı cevabı osiloskop görüntüsü.

#### 3.2.1.2. Yüksek Geçiren Bilineer Filtre

Bu devre için transfer fonksiyonu:

$$\frac{V_{out}(s)}{V_{in}(s)} = -\frac{Gs}{s + 2\pi f_0}$$

Bu CAM'ı gerçekleştiren devre şekil 3.13'te gösterilmiştir. Kapasitör değerleri belirlenirken, filtrenin kazanç değeri dikkate alınır.



Şekil 3.13 dpASP'de uygulanan bilineer HPF donanım devresi.

Bu bölümde, CAM tarafından gerçekleştirilen evirmeyen bir yapılandırmada 250 kHz saat frekansına sahip yüksek geçiren filtre devre yapısı gösterilmiştir. Tek kutup oluşturan bilineer bir filtre kullanılmıştır. Filtre 250 Hz programlanabilir köşe frekansına sahiptir ve filtrenin girişine frekansı 300 Hz olan bir sinyal bağlıdır. Tasarlanan devre ve CAM konfigürasyonu Şekil 3.14'te gösterilmektedir.

| Addr1: 1 Addr2: 255              | AN231E04 LOAD | ORDER: 1<br>off 16<br>17<br>off 18 | Instance Name: FilterBilmear1 AnadigmApex/FilterBilmear 1.0.2 (Bilmear Filter) Clocks Clock3 (250 kHz) This is an investing filter. See the transfer function in the CAM Documentation. This version should be used with a held input signal that does not change during phase 2. |   |
|----------------------------------|---------------|------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| 08 BFF<br>07                     |               |                                    | Options           Filter Type:         Low Pass         High Pass         All Pass         Pole and Zero           Resource Usage:              Minimum Resources         Low Corner Frequency         Opamp Chopping:         Enabled                                            | < |
| 24<br>23<br>23<br>24<br>23<br>24 | n2            | autematic<br>39<br>42              | Gomer Frequency [kHz]:         0.25         (0.249 realized)         [0.250 To 25.0]           Gain:         1         (1.00 realized)         [0.0100 To 1.60]                                                                                                                   |   |
| 22                               | FPAA1         | off 20                             |                                                                                                                                                                                                                                                                                   | ~ |

Şekil 3.14 Bilineer HPF devre tasarımı ve yapılandırması.

Simülatör üzerindeki zaman alanı cevabı şekil 3.15'de pembe renk ile gösterilmektedir.



Şekil 3.15 Bilineer HPF filtre zaman alanı cevabı.



Şekil 3.16'da, devrenin osiloskop görüntüsüne yer verilmiştir.

Şekil 3.16 Bilineer HPF filtre osiloskop görüntüsü.

# 3.2.2. İkinci Dereceden (Biquadratic) Alçak Geçiren Filtre

Bu CAM tam çevrim, iki kutuplu alçak geçiren filtre oluşturur. Programlanabilir köşe frekansı 500 Hz, kazancı 1 olup, kalite faktörü Q = 2.5'dir. Tasarlanan devre ve CAM konfigürasyonu Şekil 3.17'de gösterilmektedir.



Şekil 3.17 Biquadratic filtre tasarımı ve konfigürasyon ayarları.



Şekil 3.18 dpASP'de uygulanan biquadratic donanım devresi.

Simülatör üzerindeki zaman alanı cevabı, Şekil 3.19'da yeşil renk ile gösterilmektedir.



Şekil 3.19 Biquadratic filtre zaman alanı sistem yanıtı.

Şekil 3.20'de, devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 3.20 Biquadratic filtre sistem yanıtı osiloskop görüntüsü.

# 4. ANADIGM ARAÇLARI (ANADIGMFILTER VE ANADIGMPID)

Anadigm geliştirme arayüzünün yanı sıra, kullanıcıya iki ek araç sunar. Bunlardan ilki, çeşitli tip ve siparişlerde filtreler yaratan AnadimFilter'dir. İkincisi ise AnadigmPID, bu araç Oransal İntegral Türevsel (PID) denetleyicileri gibi denetleyici uygulamalarının kapalı döngüde uygulanmasını sağlar. Bu araçların yapılandırmayı otomatik olarak AnadigmDesigner 2 tasarım veya donanım platformuna gönderme avantajı vardır.

# 4.1. ANADIGMFILTER

AnadigmFilter, filtre tasarımına yardımcı olur. Mevcut filtreler:

- Butterwoth
- Chebyshev
- Ters Chebyshev
- Eliptik
- Bessel

Bant genişliği filtreleme türü ile ilgili olarak, aşağıdaki filtre türlerini seçmek mümkündür:

- Alçak Geçiren
- Yüksek geçiren
- Bant Geçiren
- Bant Söndüren
- Özel



Şekil 4.1 AnadigmFilter tasarım penceresi.

### 4.1.1. N'inci Derceden Transfer Fonksiyonu

Yüksek dereceli transfer fonksiyonu, yüksek dereceli polinom ifadeleri kullanılarak matematiksel olarak tanımlanabilir. Şekil 4.2, iki biquadratic filtre ve bir bilinear filtrenin birbirleri ile kaskad olarak birleşimini göstermektedir. Bu konfigürasyon, beşinci dereceden bir transfer fonksiyonunu oluşturur.



Şekil 4.2 Beşinci dereceden filtre tasarımı.

Simülatör adım cevabı yeşil renk ile şekil 4.3'te gösterilmiştir.

34



Şekil 4.3 Beşinci dereceden filtre simülatör adım cevabı.



Şekil 4.4 Beşinci dereceden filtre sistem yanıtı osiloskop görüntüsü.

Ayrıca AnadigmFilter aracında; Butterworth, Chebyshev, Eliptik ve Bessel filtrelerini kullanarak daha yüksek dereceli transfer fonksiyonları tasarlanabilir.

### 4.2. AKTİF FİLTRE ÇEŞİTLERİ

Bu bölümde Butterworth, Chebyshev, Bessel ve Eliptik filtreleri ayrı ayrı incelenecek olup, her birinin açak geçiren filtre tasarımında nasıl sonuçlar verdiği karşılaştırmalı olarak gösterilecektir.

#### 4.2.1. Dördüncü Dereceden Alçak Geçiren Filtre Karşılaştırmaları

Filtre tasarım bilgilerini göz önüne alarak alçak geçirgen filtre için:

- Geçiş bandı kazancı = 0 dB
- Durdurma bandı zayıflaması = 80 dB
- Geçiş bandı frekansı = 40 kHz

olarak belirlenmiş olup, filtre frekans kazancının hem 3 dB hem de 20 dB azaldığı değerleri için aktif filtre çeşitleri ayrı ayrı analiz edilmiştir.

### 4.2.1.1. Dördüncü Dereceden Bessel Alçak Geçiren Filtre

Tasarlanan filtre devresi ve filtre konfigürasyonu Şekil 4.5'te gösterilmektedir.



Şekil 4.5 Bessel iv. dereceden filtre devre tasarımı ve yapılandırması.

Kazancın 0.707 katına düştüğü nokta (-3 db) için, şekil 4.6'da devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 4.6 Bessel filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı.



Kazancın 0.1 katına düştüğü nokta (-20 db) için;

Şekil 4.7 Bessel filtre devre tasarımı ve yapılandırması.

Kazancın 0.1 katına düştüğü nokta (-20 db) için, şekil 4.8'de devrenin osiloskop görüntüsüne yer verilmiştir. -20 dB'ye düştüğü yer için frekansı 102 kHz olarak ölçülmüştür.



Şekil 4.8 Bessel filtre zaman alanı cevabı osiloskop görüntüsü.

### 4.2.1.2. Dördüncü Dereceden Butterworth Alçak Geçiren Filtre

Tasarlanan filtre deversi ve filtre konfigürasyonu Şekil 4.9'da gösterilmektedir.



Şekil 4.9 Butterworth iv. dereceden filtre devre tasarımı ve yapılandırması.

Kazancın 0.707 katına düştüğü nokta (-3 db) için, şekil 4.10'da devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 4.10 Butterworth filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı.



Kazancın 0.1 katına düştüğü nokta (-20 db) için;

Şekil 4.11 Butterworth filtre devre tasarımı ve yapılandırması.

Kazancın 0.1 katına düştüğü nokta (-20 db) için, şekil 4.12'de devrenin osiloskop görüntüsüne yer verilmiştir. -20 dB'ye düştüğü yer için frekansı 71.2 kHz olarak ölçülmüştür.



Şekil 4.12 Butterworth filtre zaman alanı cevabı osiloskop görüntüsü.

## 4.2.1.3. Dördüncü Dereceden Chbyshev Alçak Geçiren Filtre

Tasarlanan devre ve CAM konfigürasyonu Şekil 4.13'de gösterilmektedir.



Şekil 4.13 Chbyshev iv. dereceden filtre devre tasarımı ve yapılandırması.

Kazancın 0.707 katına düştüğü nokta (-3 db) için, şekil 4.14'te devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 4.14 Chbyshev filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı.



Kazancın 0.1 katına düştüğü nokta (-20 db) için;

Şekil 4.15 Chbyshev filtre devre tasarımı ve yapılandırması.

Kazancın 0.1 katına düştüğü nokta (-20 db) için, şekil 4.16'da devrenin osiloskop görüntüsüne yer verilmiştir. -20 dB'ye düştüğü yer için frekansı 52 kHz olarak ölçülmüştür.



Şekil 4.16 Chbyshev filtre zaman alanı cevabı osiloskop görüntüsü.

# 4.2.1.4. Dördüncü Dereceden Elliptic Alçak Geçiren Filtre

Tasarlanan filtre devresi ve filtre konfigürasyonu Şekil 4.17'de gösterilmektedir.



Şekil 4.17 Elliptic iv. dereceden filtre devre tasarımı ve yapılandırması.

Kazancın 0.707 katına düştüğü nokta (-3 db) için, şekil 4.18'de devrenin osiloskop görüntüsüne yer verilmiştir.



Şekil 4.18 Elliptic filtre zaman alanı cevabı osiloskop görüntüsü - kesim frekansı.



Kazancın 0.1 katına düştüğü nokta (-20 db) için;

Şekil 4.19 Elliptic filtre devre tasarımı ve yapılandırması.

Kazancın 0.1 katına düştüğü nokta (-20 db) için, şekil 4.20'de devrenin osiloskop görüntüsüne yer verilmiştir. -20 dB'ye düştüğü yer için frekansı 51 kHz olarak ölçülmüştür.



Şekil 4.20 Elliptic filtre zaman alanı cevabı osiloskop görüntüsü.

### 4.3. SÜPERHETERODİN ALICI DEVRESİ

Süperheterodin alıcı, alınan bir sinyali orijinal taşıyıcı frekansından daha rahat işlenebilen bir sabit ara frekansa (IF) dönüştürmek için mikser kullanan bir radyo alıcısıdır. Hemen hemen tüm modern radyo alıcıları süperheterodin prensibini kullanmaktadır [4].



Şekil 4.21 Süperheterodin alıcı blok şeması.

Resimde tipik bir süperheterodin alıcının blok şeması görülmektedir. Yüksek frekanslı işaretler anten üzerinden gelir ve süzgeçten geçirilir. Süzgeçten yalnızca istenen frekans bandındaki frekansa sahip işaretler geçer. Bu frekansa sahip işaretler karıştırıcı katına aktarılır. Karıştırıcıya bir diğer giriş ise yerel osilatörden yapılır. Bu iki işaret ve iki frekans arasındaki fark kadar bir değere sahip ara frekans işaretleri elde edilir. Ara frekans işaretleri ara frekans yükseltecine uygulanır. Yükseltilen bu işaretler demodülatöre yollanır. Demodülatör çıkışı ise girişteki işaretin video bileşenidir [5].

Süperheterodin alıcı devresi FPAA üzerinde modellenirken iki kısım olarak incelencektir.

İlk kısım devre yapısında üç girişli bir toplama devresi ve bu devrenin çıkışına bağlı bir filtre yapısı gösterilecektir. RF alıcı anten devresinin toplama devresi gibi çalıştığı varsayılmış olup, yüksek frekanslı işaretlerin anten üzerinden iletilerek süzgeçten geçirilmesi olayı Anadigm üzeriden yapılan bu tümdevre tasarımı ile FPAA devre kartının sadece prensip olarak bu işlemi çok yüksek olmayan frekanslarda (FPAA devresi çalışma frekansı çok yüksek frekanslara çıkamayacağı için) uygulayabileceği gösterilmek istenmiştir.

İkinci kısım devre yapısında ise genlik modülasyonu ve demodülasyon kısımları FPAA devre kartı üzerinden incelenmiştir.



4.3.1. I. Kısım Devre Yapısı

Şekil 4.22 Süperheterodin I. kısım devre yapısı.

Yukarıdaki toplama devresinin girişlerine üç farklı sinyal uygulanmıştır. (30 kHz' lik sinyal osilatör devresi kullanılarak; 200kHz ve 300 kHz' lik sinyaller için ise fonksiyon üreteçleri devrenin girişlerine dışarıdan bağlanmıştır). Toplama devresi RF alıcı (receiver) olarak düşünülmüştür.

Elde edilen sinyal (200kHz sinüs + 300kHz üçgen + 30kHz kare toplamları) dördüncü dereceden bir alçak geçiren filtreden geçirilerek filtenin çıkışında 30 kHz'lik kare dalga sinyal elde edilmiştir.

Görüldüğü gibi toplama devresinin çıkışından elde edilen sinyal filtre yapısına uygulanmış olup, bu çıkış sinali düşük dereceli bir filtre devresinden geçirilmesine rağmen istenilen sinyale (30 kHz kare sinyal) benzer bir sinyal bu filtre deresinin çıkışında gözlemlenebilmiştir. Daha doğruluklu bir çıkış sinyali elde edebilmek için kullanılan filtrenin bant genişliğinin düşürülmesi gerektiği yukarıda gösterien simülatör zaman alanı cevabından anlaşılabilmektedir. Fakat tek bir FPAA devre kartı üzerinden yapılabilecek uygulama sayısı sınırlı olup, bir tek FPAA kartı için sadece dört analog modül kullanılabilmektedir. Daha kesinlikli sonuçlar elde edebilmek için zincir FPAA tasarımı kullanılması önerilmektedir.

Süperheterodin alıcı devresi II. kısmı tasarlanırken üç farklı filtre yapısıyla (alçak geçiren, yüksek geçiren ve bant geçiren filtre) ayrı ayrı incelenmiştir.



4.3.2.1. II. Kısım Devre – Alçak Geçiren Filtre Yapısı İle

Şekil 4.23 Süperheterodin II. kısım devre yapısı – LPF ile.

Yukarıdaki çarpma devresinin girişlerine iki farklı sinyal uygulanılarak genlik modülasyonu yapılmıştır. (40kHz ve 100 kHz' lik sinyaller için fonksiyon üreteçleri devrenin girişlerine dışarıdan bağlanmıştır.) Elde edilen sinyal altıncı dereceden bir açak geçiren filtreden geçirilerek filtenin çıkışında 60 kHz'lik kosinüs dalga sinyal elde edilmiştir.



Şekil 4.24 II. kısım devre zaman alanı cevabı – LPF ile.



4.3.2.2. II. Kısım Devre Yapısı - Bant Geçiren Filtre Yapısı İle

Şekil 4.25 Süperheterodin II. kısım devre yapısı – BPF ile.

Yukarıdaki çarpma devresinin girişlerine iki farklı sinyal uygulanarak genlik modülasyonu yapılmıştır. (10 kHz mesaj sinyali ve 100 kHz taşıyıcı) Elde edilen sinyal onuncu dereceden bir bant geçiren filtreden geçirilerek, filtenin çıkışında 110 kHz'lik kosinüs dalga sinyal elde edilmiştir.



Şekil 4.26 II. kısım devre zaman alanı cevabı – BPF ile.

Süperheterodin alıcı devresi ikinci kısmında kullanılan çarpma devresinin girişine uygulanan mesaj sinyalinin frekansı değiştirilerek, kullanılan yüksek mertebeli bant geçiren filtrenin derecesinin düşürülmesi amaçlanmıştır. Bu doğrultuda ikinci kısım devre yapısı genlik modülasyonu için yeni bir tasarım ortaya atılmıştır. (100 kHz' lik sinyal osilatör devresi kullanılarak; 40 kHz' lik sinyal için ise fonksiyon üreteci devrenin girişlerine dışarıdan bağlanmıştır.)

Elde edilen sinyal dördüncü dereceden bir bant geçiren filtreden geçirilerek filtenin çıkışında 140 kHz'lik kosinüs dalga sinyal elde edilmiştir.



Şekil 4.27 Süperheterodin II. kısım devre yapısı – IV. dereceden BPF ile.

# 4.3.2.3. II. Kısım Devre Yapısı – Yüksek Geçiren Filtre Yapısı İle

Şekil 4.28'deki çarpma devresinin girişlerine iki farklı sinyal uygulanılarak genlik modülasyonu yapılmıştır. (100 kHz' lik sinyal osilatör devresi kullanılarak; 50 kHz' lik sinyal için ise fonksiyon üreteci devrenin girişlerine dışarıdan bağlanmıştır)



Şekil 4.28 Süperheterodin II. kısım devre yapısı – IV. dereceden HPF ile.

Elde edilen sinyal dördüncü dereceden bir yüksek geçiren filtreden geçirilerek filtenin çıkışında 140 kHz'lik kosinüs dalga sinyal elde edilmiştir.

#### 4.4. EKG SİNYALLERİNDE GÜRÜLTÜ GİDERME

Tipik bir ECG sinyali, Şekil 4.29'da görüldüğü gibi küçük genliğe sahiptir. R pikinde bile sadece 1-2.5 mV'luk bir genlik değerine ulaşır. Mikroişlemci devrelerinde kullanılan standart [0V-5V] aralığa dönüştürmek için yaklaşık 2.000 kez büyütülmesi gerekir [6].

Ayrıca, EKG sinyalleri içeriside temizlenmesi gereken farklı gürültü kaynakları da barındırır. Örneğin dijital devreden kaynaklı yüksek frekanslı gürültüler, kullanıcıların hareketlerinden kaynaklı düşük frekanslı gürültüler, şebeke geriliminden kaynaklı 50 (veya 60) Hz'lik gürültü vb. farklı tiplerdeki gürültü için farklı filtreler kullanmamız gerekir [6].



Şekil 4.29 EKG sinyali örneği.

#### 4.4.1. **BIOPAC MP35**

BSL sistemi kalp, kas, sinir ve beyindeki elektrik sinyallerini kaydetmek ve işlemek için dahili amplifikatörlere sahip veri toplama donanımı içerir. Veri toplama sistemi, elektrotlardan ve dönüştürücülerden gelen sinyalleri alır. Daha sonra bu verileri ham olarak dijital ortama aktarır. Aynı zamanda bu sinyalleri gürültüden de arındırabilir.

Elektrik sinyalleri çok küçüktür - genlik seviyeleri mikrovoltlar mertebesine kadar düşebilir bu nedenle donanım bu sinyalleri kuvvetlendirir, istenmeyen elektrik gürültüsünü filtreler ve bu sinyalleri dijital ortama gürültüden arındırılış haliyle de aktarabilir (A/D), okuyabilir.

Biopac Student Lab yazılımı daha sonra dijitalize olmuş bu EKG sinyalini ekranda dalga şekli olarak görüntüler [7].

Şekil 4.30'da gösterildiği gibi, veri toplama işlemi için donanım ve yazılımı entegre eden BIOPAC MP 35 4-kanallı sistemi ile Lead II ölçüm yapılmıştır.



Şekil 4.30 BSL MP 35 bipolar leads kullanarak EKG kaydetme.

Bu bölümde, EKG sinyalini gürültüden temizlemek için iki farklı yazılım (Biopac BSL ve AnadigmDesigner2) teknolojisine karşılaştırmalı olarak yer verilecektir.



Şekil 4.31 Biopac BSL tarafından ölçülen ham ekg sinyali görüntüsü.



#### 4.4.2. Biopac BSL & AnadigmDesigner2 Karşılaştırması

Şekil 4.32 AnadigmDesigner kullanarak filtre ve amplifikasyon bloklarının tasarlanması.

Yukarıda belirtilen 1 numaralı giriş sinyali, BIOPAC MP 35 tarafından ölçülen ham EKG sinyalidir. Elde edilen bu sinyal, gürültüden arındırılmak için devre girişine uygulanmıştır. Yukarıda belirtilen 2 numaralı sinyal, BIOPAC MP 35 tarafından gürültüden arındırılarak dijital ortama aktarılmış elektrik sinyalidir.



Şekil 4.33 BIOPAC tarafından gürültüden arındırılan EKG sinyali.

Sinyalin Anadigm tarafından filtrelenmiş hali şekil 4.34'te gösterilmiştir. Yeşil renkli ile görülen sinyal giriş sinyali, sarı renk ile görülen sinyal AnadigmDesigner tarafından filtrelenmiş EKG sinyalini ve son olarak mor renk ile gösterilmiş olan sinyal ise Biopac BSL tarafından filtrelenmiş EKG sinalini temsil etmektedir.



Şekil 4.34 EKG sinyali zaman alanı cevabı.

AnadigmDesigner2 simülatör zaman alanı cevabına bakılarak, ham EKG sinyalini gürültüden temizlemek için kullanılan Biopac BSL'den elde edilen filtrelenmiş sinyal ile Anadigm tarafından filtrelenmiş sinyalin örtüşmekte olduğu gözlemlenmiş olup, FPAA'in ham EKG sinyalini gürültüden arındırmakta en az Biopac MP kadar yeterli olduğu görülmektedir.

Yukarıda görüdüğü gibi EKG sinyalinin gürültüden arındırılması için gerekli olan tüm filtrelerin (alçak geçiren, yüksek geçiren ve bant söndüren filtre yapıları) tasarımında FPAA kullanılmıştır. AnadigmDesigner2 filtreleme işlemi için yeterli kaynağa sahiptir.

## 5. TARTIŞMA VE SONUÇ

Günümüzde haberleşme ve biyomedikal sistemlerin tasarımında analog yapılar önemli bir yer işgal etmektedir. Bu sistemlerin içinde yer alan kuvvetlendirici yapıları ve filtreler gibi analog tümdevrelerin tasarımında simülasyon oldukça önemli bir yere sahip olmakla birlikte son zamanlarda simülasyonlar tek başlarına eksik kalmaktadır. Bu sistemlerin tasarımında deneysel sonuçlarında olması gerektiği kaçınılmaz bir hal almıştır.

Elektronik tümdevrelerin üretilmesi teknolojik olarak zor ve maliyet gerektirir. Yeniden yapılandırılabilir donanımlar uzun bir süredir devre tasarımcılarının ve mühendislerin ilgi alanı olmuştur. Son zamanlarda geliştirilen FPAA ile esnek tasarıma uygun bloklar üretilmiştir. FPAA kullanılması, analog tümdevrelerin programlanması ve tasarımı konusunda kolaylıklar sağlar. Ayrık elemanların temini ve maliyetinden kurtarır. Ayrıca tekrar programlanabilir yapı bize tek bir entegreyle birden fazla tasarımın gerçekleştirilmesi imkanını verir. Tasarım süreçleri uzun olan analog devrelerin tasarımını hızlandırmak için bilgisayar destekli yöntemler ve tekrar yapılandırılabilen yüksek performanslı devreler gerekmektedir. FPAA ile tasarım sürecinin kısaltılması, analog ve hibrit devreler için doğruluk, düşük fiyat ve hızlı bir şekilde devre modelleme- hedeflenmektedir.

Esnek tasarımlı oluşu ve birçok transfer fonksiyonunu gerçekleştirebilmelerinin yanı sıra FPAA'in yararları aşağıdaki şekilde özetlenebilir:

- Tasarım yöntemlerini basitleştirir.
- Devre karmaşasını ortadan kaldırır.
- Tasarım maddeleri ısıya karşı dayanıklıdır.
- İşlemlerdeki kesinlik sayesinde sistem güvenirliliği artar.

FPAA genellikle sürekli ve ayrık zaman için ayrı ayrı çalıştırılmalıdır. Ayrık zamanda çalışan FPAA'lerde anahtarlanan kapının bant genişliği zamanlama frekansıyla sınırlanmaktadır. Diğer taraftan sürekli zamanda çalışan modelin ise genelde programlama esnekliği, diğerine nazaran daha kötüdür.

Bu tez çalışmasında FPAA'lerin mantığının anlaşılması, FPAA tabanlı bir sistem gerçekleştirilmek istendiğinde dinamik yapılandırma bağlantılarının nasıl olacağı ve bu sistem için devre tasarımında dikkat edilmesi gereken hususlar konusundan bilgi verilmiştir.

Laboratuvar deneyleri için her türlü uygulama alanında kullanılan temel analog devre yapıları (kuvvetlendirici, osilatör, filtre vb. yapılar) FPAA devre kartı üzerinde uygulanmış ve incelenmiştir. Bu uygulamalar kapsamında, temel devre yapılarını kullanan çeşitli devreler geliştirilmiş ve uygulanmış olup platformdaki bütün FPAA modüllerinin kullanılabileceği ve platformun tümdevre uygulamaları için uygun olduğu gösterilmiştir.

Bu teknolojinin dezavantajı tek bir devre kartı için uygulama kapasitesinin sınırlı oluşudur. Çok daha karmaşık bir analog devre gerçekleştirmek için birkaç FPAA'yı birbirine bağlamak gerekli olacaktır.

Gerçek dünya sinyalleri dijital değil analogdur. FPAA'lerin kullanımı, bu sinyallerin A / D veya D / A dönüşümüne gerek kalmadan doğrudan kullanılabilmesine izin verir. Bunun nedeni, FPAA'lerin bu sinyalleri tamamen analog alanda alması, işlemesi ve iletmesidir. Ayrıca, FPAA'in hızı, sinyal dönüşümüne ihtiyaç duyulmaması nedeniyle gerçek zamanlı uygulamalar için uygundur.

Gerçekleştirilen devre uygulamalarında FPAA tasarımlarının sayısal çözümlerle uyuştuğu, yapılan ölçümlerde tasarımların sayısal çözümlere yakın sonuçlar verdiği gözlenmiştir.

# 6. KAYNAKLAR

[1]. https://wikipedia.org/wiki/Field-programmable\_analog\_array, [Ziyaret tarihi: Şubat 2019].

[2]. Baidyanath, R., 2000, Design of OTA based field programmable analog array, VLSI Design 2000. Wireless and Digital Imaging in the Millennium. Proceedings of 13th International Conference on VLSI Design, 3-7 Jan. 2000, Calcutta, India, IEEE, 0-7695-0487-6.

[3]. <u>http://www.anadigm.com/fpaa.asp</u>, [Ziyaret tarihi: Mart 2019].

[4]. <u>https://tr.wikipedia.org/wiki/S%C3%BCperheterodin\_al%C4%B1c%C4%B1</u>, [Ziyaret tarihi: Mart 2019].

[5]. http://www.radartutorial.eu/09.receivers/rx05.tr.html, [Ziyaret tarihi: Mart 2019].

[6]. Hoai, L. T., Van N. P., A hardware implementation of intelligent ECG classifier, November 2014, COMPEL: The International Journal for Computation and Mathematics in Electrical and Electronic Engineering, Vol. 34 Issue: 3, pp.905-919.

[7]. <u>https://en.wikipedia.org/wiki/Biopac\_student\_lab</u>, [Ziyaret tarihi: Mart 2019].

[8]. Paulo Jorge Rodrigues Da Fonseca, 2015, Controller Implementation Using Analog Reconfigurable Hardware (FPAA), Postgraduate Thesis, Institute of Porto.

[9]. Onursoy, V., 2018, Çok amaçlı FPAA tabanlı sistem geliştirme platformu tasarımı, Yüksek Lisans Tezi, Erciyes Üniversitesi.

[10]. Karmani, M., Khedhiri, C., Hamdi B., 2011, Analog integrated circuit design and testing using the field programmable analog array technology, IJAET, Vol. 1, Issue 4, pp. 1-9.

[11]. Eckstein, K., Möhringer P., Dynamically reconfiguring of the field programmable analogue array AN221E04.

[12]. Yakimov, P., Manolov, E., Design and implementation of a V-f converter using FPAA,2Th Int'l Spring Seminar on Electronics Technology.

[13]. Tahir F., Ramadhan S., Analog programmable circuit implementation for memristor,2018, Iraqi Journal of Electrical and Electronic Engineering Volume 14, No. 1.

[14]. https://www.anadigm.com/\_doc/UM231000-K001A.pdf, [Ziyaret tarihi: Şubat 2019].

[15].<u>http://www.bu.edu.eg/portal/uploads/Engineering,%20Shoubra/Electrical%20Engineerin</u> g/2461/crs-12884/Files/GEE336\_ElecCt\_II\_lec07.pdf, [Ziyaret tarihi: Şubat 2019].

[16]. https://www.anadigm.com/\_doc/UM231001-K001.pdf, [Ziyaret tarihi: Subat 2019].

[17]. <u>https://www.anadigm.com/\_doc/trainingdocument3.pdf</u>, [Ziyaret tarihi: Şubat 2019].

[18]. <u>https://www.anadigm.com/\_doc/trainingdocument2.pdf</u>, [Ziyaret tarihi: Şubat 2019].

[19]. <u>https://www.anadigm.com/\_doc/trainingdocument1.pdf</u>, [Ziyaret tarihi: Şubat 2019].

[20]. Asokan, P., 2011, Field programmable analog array implementation of active filter controller, Master of Science, North Carolina State University.

[21]. Kay, M. S., Iaione, F., 2015, Reconfigurable embedded system for ECG signal acquisition, 28th International Symposium on Computer-Based Medical Systems, June 2015 Sao Carlos, Brazil, IEEE, 978-1-4673-6775-2.

[22]. Yeşil, A., Kaçar, F., 2011, New simple CMOS realization of voltage differencing transconductance amplifier and its RF filter application, Radioengineering, vol. 20, no. 3.

[23]. Morales, D. P., García, A., 2011, Flexible ECG acquisition system based on analog and digital reconfigurable devices, Sensors and Actuators A: Physical, Volume 165, Issue 2, Pages 261-270.

[24]. https://docs-emea.rs-online.com/webdocs/0aa5/0900766b80aa5683.pdf, [Ziyaret tarihi: Şubat 2019].

[25].http://pdf.datasheetcatalog.com/datasheet/maxim/MAX263-MAX268.pdf, [Ziyaret tarihi: Subat 2019].

[25]. https://en.wikipedia.org/wiki/Switched\_capacitor, [Ziyaret tarihi: Şubat 2019].

[26]. https://slideplayer.biz.tr/slide/10372056/, [Ziyaret tarihi: Şubat 2019].
## 7. ÖZGEÇMİŞ

| Kişisel Bilgiler |                       | ]  |
|------------------|-----------------------|----|
| Adı Soyadı       | Umut Cem ORUÇOĞLU     |    |
| Doğum Yeri       | Bakırköy/İSTANBUL     |    |
| Doğum Tarihi     | 18.02.1994            | I. |
| Uyruğu           | ☑ T.C. □ Diğer:       |    |
| Telefon          | +905378808525         |    |
| E-Posta Adresi   | orucoglumut@gmail.com |    |
|                  |                       | 10 |
|                  |                       |    |
|                  |                       |    |



| Eğitim Bilgileri |                                  |  |
|------------------|----------------------------------|--|
| Lisans           |                                  |  |
| Üniversite       | İstanbul Üniversitesi            |  |
| Fakülte          | Mühendislik Fakültesi            |  |
| Bölümü           | Elektrik-Elektronik Mühendisliği |  |
| Mezuniyet Yılı   | 05.01.2017                       |  |

| Yüksek Lisans |                                                |  |
|---------------|------------------------------------------------|--|
| Üniversite    | İstanbul Üniversitesi-Cerrahpaşa               |  |
| Enstitü Adı   | Lisansüstü Eğitim Enstitüsü                    |  |
| Anabilim Dalı | Elektrik-Elektronik Mühendisliği Anabilim Dalı |  |
| Programı      | Elektrik-Elektronik Mühendisliği Programı      |  |